搜索结果
找到约 5,359 项符合
verilog hdl 是什么? 的查询结果
按分类筛选
- 全部分类
- 技术资料 (1954)
- VHDL/FPGA/Verilog (1577)
- 学术论文 (163)
- 教程资料 (135)
- 其他书籍 (130)
- 其他 (126)
- 可编程逻辑 (101)
- 嵌入式/单片机编程 (93)
- 其他嵌入式/单片机内容 (92)
- 单片机开发 (82)
- VIP专区 (42)
- VHDL/Verilog/EDA源码 (39)
- 微处理器开发 (38)
- 源码 (37)
- 软件设计/软件工程 (36)
- 技术书籍 (35)
- 串口编程 (34)
- 汇编语言 (31)
- 加密解密 (28)
- 电子书籍 (25)
- 系统设计方案 (25)
- 通讯/手机编程 (24)
- 单片机编程 (21)
- 精品软件 (20)
- 文件格式 (17)
- 技术教程 (16)
- 教程资料 (16)
- 文章/文档 (16)
- 书籍源码 (15)
- 编译器/解释器 (15)
- 书籍 (14)
- 操作系统开发 (14)
- 中间件编程 (14)
- 教程 (11)
- ALTERA FPGA开发软件 (11)
- Linux/Unix编程 (11)
- Java编程 (11)
- 软件工程 (10)
- USB编程 (10)
- 并行计算 (10)
- 压缩解压 (9)
- 数学计算 (9)
- DSP编程 (8)
- 嵌入式综合 (8)
- *行业应用 (8)
- Internet/网络编程 (7)
- 通讯编程文档 (7)
- matlab例程 (7)
- VC书籍 (7)
- 其他文档 (6)
- 模拟电子 (6)
- 人工智能/神经网络 (6)
- 数据结构 (6)
- 应用设计 (5)
- 无线通信 (5)
- EDA相关 (5)
- allegro (5)
- 游戏 (5)
- 技术管理 (5)
- Java书籍 (5)
- Delphi控件源码 (5)
- 行业发展研究 (5)
- PCB相关 (4)
- 开发工具 (4)
- 实用工具 (4)
- 教程资料 (4)
- J2ME (4)
- 其他行业 (4)
- 人物传记/成功经验 (4)
- 电源技术 (3)
- 行业应用文档 (3)
- 数据库系统 (3)
- 教材/考试/认证 (3)
- 资料/手册 (3)
- 测试测量 (3)
- Mentor (3)
- SCSI/ASPI (3)
- FlashMX/Flex源码 (3)
- 并口编程 (3)
- RFID编程 (3)
- 软件 (2)
- 手册 (2)
- 论文 (2)
- 笔记 (2)
- 其他 (2)
- FPGA (2)
- 电子书籍 (2)
- 设计相关 (2)
- 仿真技术 (2)
- 传感与控制 (2)
- 通信网络 (2)
- FPGA (2)
- 编辑器/阅读器 (2)
- 磁盘编程 (2)
- 家庭/个人应用 (2)
- Windows CE (2)
- GPS编程 (2)
- 经验 (1)
- C/C++语言编程 (1)
- 电路图 (1)
技术资料 Topweaver 1.1
提供了很好的频率合成方法一个很好用的HDL设计工具,能够自动将子模块聚合成一个顶层文件,DLL/PLL资源为我们提供了很好的频率合成方法。但是一些时候人们依然通过编写HDL代码来实现时钟的分频,以实现特殊的分频系数,可调节的占空比和其它DLL/PLL不容易实现的功能。 ...
技术资料 FPGA
1.1 EDA 技术及其发展
1.2 EDA 技术实现目标
1.3 硬件描述语言VHDL
1.4 VHDL 综合
1.5 基于VHDL 的自顶向下设计方法
1.3 EDA 技术的优势
1.3 EDA 的发展趋势
【习题】
第 2 章 EDA 设计流程及其工具
2.1 设计流程
2.1.1 设计输入(原理图/HDL 文本编辑)
2.1.2 综合 ...
技术资料 Altera Quartus II 电路图设计教程英文原版
本资料适合英语能力强的专业电子工程师,本资料介绍使用Altera公司的开发工具Quartus II 进行基本电路图开发的过程,其中包括基本电路图的设计,波形向量函数的生成,verilog代码的编辑和验证,以及FPGA对应引脚的分配。
技术资料 FPGA数码管动态显示
掌握FPGA数码管动态显示的精髓,这份Verilog代码经过多个项目实战验证,可直接应用于生产环境。支持1到9的数字显示,适用于各种嵌入式系统和硬件开发需求,是提升项目稳定性和性能的理想选择。
学术论文 基于FPGA的绝对式光电编码器通信接口研究.rar
高速、高精度已经成为伺服驱动系统的发展趋势,而位置检测环节是决定伺服系统高速、高精度性能的关键环节之一。光电编码器作为伺服驱动系统中常用的检测装置,根据结构和原理的不同分为增量式和绝对式。本文从原理上对增量式光电编码器和绝对式光电编码器做了深入的分析,通过对比它们的特性,得出了绝对式光电编码器更适合 ...
学术论文 基于FPGA的信道均衡器的设计与实现
在无线通信系统中,信号在传输过程中由于多径效应和信道带宽的有限性以及信道特性的不完善性导致不可避免地产生码间串扰(Intersymbol Interference).为了克服码间串扰所带来的信号畸变,则必须在接收端增加均衡器,以补偿信道特性,正确恢复发送序列.盲均衡器由于不需要训练序列,仅利用接收信号的统计特性就能对信道特性进行均 ...
技术资料 串并结合的维特比算法的FPGA实现.rar
卷积码是一种应用广泛的信道纠错码,维特比算法是卷积码近最优的译码算法。随着FPGA芯片处理能力和设计的灵活性发展,在FPGA芯片中完成维特比译码算法成为了通信系统设计的一个有效手段。 @@ 本文在分析研究维特比算法的基础上,设计并实现了了一个软判决维特比译码器。译码器引入了串并结合的设计结构,和全并行的设计相比 ...
技术资料 基于FPGA的绝对式光电编码器通信接口研究.rar
高速、高精度已经成为伺服驱动系统的发展趋势,而位置检测环节是决定伺服系统高速、高精度性能的关键环节之一。光电编码器作为伺服驱动系统中常用的检测装置,根据结构和原理的不同分为增量式和绝对式。本文从原理上对增量式光电编码器和绝对式光电编码器做了深入的分析,通过对比它们的特性,得出了绝对式光电编码器更适合 ...
技术资料 基于FPGA的信道均衡器的设计与实现
在无线通信系统中,信号在传输过程中由于多径效应和信道带宽的有限性以及信道特性的不完善性导致不可避免地产生码间串扰(Intersymbol Interference).为了克服码间串扰所带来的信号畸变,则必须在接收端增加均衡器,以补偿信道特性,正确恢复发送序列.盲均衡器由于不需要训练序列,仅利用接收信号的统计特性就能对信道特性进行均 ...
技术资料 FPGA中CLB电路的设计研究.rar
可编程逻辑模块(CLB)是现场可编程门阵列(FPGA)中的核心可配置逻辑单元,FPGA的逻辑功能就是靠CLB单元的配置以及大规模的CLB单元级联来实现的。本文采用Verilog硬件描述语言来设计CLB的电路,用NC-VERILOG工具对HDL程序进行了仿真验证,并利用华微电子系统有限公司长期在开发可编程芯片项目时积累的元件库,在CADENCE软件的s ...