搜索结果
找到约 432 项符合
mAx 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (83)
- 其他 (40)
- 技术书籍 (22)
- 技术资料 (19)
- 学术论文 (16)
- 其他书籍 (15)
- 单片机开发 (13)
- 教程资料 (11)
- 系统设计方案 (11)
- MAX+plusⅡ (9)
- 可编程逻辑 (9)
- 数学计算 (9)
- 电子书籍 (8)
- 电子书籍 (8)
- 源码 (8)
- FPGA (7)
- 单片机编程 (7)
- 数据结构 (7)
- 电源技术 (6)
- 文章/文档 (6)
- 编译器/解释器 (6)
- 汇编语言 (6)
- 人工智能/神经网络 (6)
- matlab例程 (6)
- 教程资料 (4)
- Java编程 (4)
- 书籍 (4)
- VIP专区 (4)
- 设计相关 (3)
- DSP编程 (3)
- 开发工具 (3)
- 操作系统开发 (3)
- 嵌入式/单片机编程 (3)
- ALTERA FPGA开发软件 (2)
- Linux/Unix编程 (2)
- 加密解密 (2)
- *行业应用 (2)
- 文件格式 (2)
- 书籍源码 (2)
- 数值算法/人工智能 (2)
- Java书籍 (2)
- 软件设计/软件工程 (2)
- Delphi控件源码 (2)
- 其他行业 (2)
- 接口技术 (2)
- 技术教程 (2)
- 手册 (2)
- 教程 (2)
- 软件 (2)
- 精品软件 (2)
- EDA (1)
- EDA相关 (1)
- 行业应用文档 (1)
- 资料/手册 (1)
- 模拟电子 (1)
- Proe教程 (1)
- autocad教程 (1)
- 通信网络 (1)
- 传感与控制 (1)
- PCB相关 (1)
- Internet/网络编程 (1)
- 酒店行业 (1)
- 生物技术 (1)
- 中间件编程 (1)
- 传真(Fax)编程 (1)
- 技术管理 (1)
- 通讯编程文档 (1)
- 串口编程 (1)
- 其他嵌入式/单片机内容 (1)
- 金融证券系统 (1)
- 行业发展研究 (1)
- 并行计算 (1)
- VC书籍 (1)
- SQL Server (1)
- 家庭/个人应用 (1)
- 通讯/手机编程 (1)
- PCB图/BOM单/原理图 (1)
- Linux/uClinux/Unix编程 (1)
- 应用设计 (1)
VHDL/FPGA/Verilog 在MAX+PLUS II环境下用VHDL编写的加法器
在MAX+PLUS II环境下用VHDL编写的加法器
VHDL/FPGA/Verilog 摘 要: 数字密码锁主要完成上锁、密码输入、密码核对、开启电锁、密码修改等功能.数字密码锁的设计电路主要包括 11 个模块 ,各模块由相应的 VHDL 程序具体实现并分别进行了 MAX + PLUS
摘 要: 数字密码锁主要完成上锁、密码输入、密码核对、开启电锁、密码修改等功能.数字密码锁的设计电路主要包括 11 个模块 ,各模块由相应的 VHDL 程序具体实现并分别进行了 MAX + PLUS II 时序仿真. 最后 ,在 MAX +
PLUS Ⅱ环境下进行了整体电路的模拟仿真 ,结果表明 ,整个设计满足要求. ...
VHDL/FPGA/Verilog AN485_CH-MAX II CPLD 中的串行外设接口主机(verilog SPI)
AN485_CH-MAX II CPLD 中的串行外设接口主机(verilog SPI)
系统设计方案 Max+Plus II 简易用户使用入门指南
Max+Plus II 简易用户使用入门指南
其他 可以动态加载 3D max 制作的家具到VIRTOOLS中
可以动态加载 3D max 制作的家具到VIRTOOLS中,此模块主要应用于以后布置房间
其他书籍 Essential 3ds Max 2008一书的book files第一到第八章部分
Essential 3ds Max 2008一书的book files第一到第八章部分
其他书籍 Essential 3ds Max 2008一书的book files第九到第十六章部分
Essential 3ds Max 2008一书的book files第九到第十六章部分
其他书籍 Essential 3ds Max 2008一书的book files第十七到第二十二章部分
Essential 3ds Max 2008一书的book files第十七到第二十二章部分
系统设计方案 利用MAX II CPLD 实现 NAND 闪存接口
利用MAX II CPLD 实现
NAND 闪存接口
单片机开发 利用MAX II CPLD 实现 NAND 闪存接口
利用MAX II CPLD 实现
NAND 闪存接口