搜索结果

找到约 10,213 项符合 lora模块 的查询结果

教程资料 分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点

分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK ...
https://www.eeworm.com/dl/fpga/doc/18138.html
下载: 181
查看: 1181

教程资料 基于FPGA的键盘扫描模块的设计实现,感兴趣的请下载

基于FPGA的键盘扫描模块的设计实现,感兴趣的请下载
https://www.eeworm.com/dl/fpga/doc/18230.html
下载: 47
查看: 1068

教程资料 SDRAM控制模块;图象采集系统说明性稳当;DSP图象采集系统。SDRAM作为存储器。

SDRAM控制模块;图象采集系统说明性稳当;DSP图象采集系统。SDRAM作为存储器。
https://www.eeworm.com/dl/fpga/doc/18270.html
下载: 74
查看: 1056

教程资料 自己设计的Smartcard功能模块

自己设计的Smartcard功能模块,已经通过vcs仿真和FPGA验证,可以使用。
https://www.eeworm.com/dl/fpga/doc/18348.html
下载: 100
查看: 1044

教程资料 Verilog实现的DDS正弦信号发生器和测频测相模块

Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
https://www.eeworm.com/dl/fpga/doc/18425.html
下载: 52
查看: 1147

教程资料 fpga cpld 常见模块设计

fpga cpld 常见模块设计,包括基于fpga 的全数字锁向环,基于fpga cpld 的半整数分频器的设计等,很有用
https://www.eeworm.com/dl/fpga/doc/18455.html
下载: 176
查看: 1074

教程资料 CPLD、FPGA在EL显示模块及接口电路中的应用

CPLD、FPGA在EL显示模块及接口电路中的应用,cpld实现数字电路取代,fpga取代液晶显示专用控制芯片。
https://www.eeworm.com/dl/fpga/doc/18544.html
下载: 59
查看: 1078

教程资料 一个很好的VHDL实现的功能模块程序

一个很好的VHDL实现的功能模块程序,希望你可以用的上!
https://www.eeworm.com/dl/Protel/doc/18602.html
下载: 200
查看: 1064

教程资料 FPGA光电编码器输入模块

本人编写的FPGA光电编码器输入模块,没有实验,但仿真基本实现,希望有参考价值.
https://www.eeworm.com/dl/fpga/doc/18626.html
下载: 22
查看: 1066

教程资料 利用VHDL语言编写的一个crc功能模块

利用VHDL语言编写的一个crc功能模块,可下载到FPGA实现功能
https://www.eeworm.com/dl/fpga/doc/18629.html
下载: 145
查看: 1063