搜索结果
找到约 74 项符合
le 的查询结果
按分类筛选
- 全部分类
- 技术资料 (7)
- 电子书籍 (6)
- 单片机编程 (5)
- 其他书籍 (4)
- 其他 (4)
- 压缩解压 (3)
- 软件设计/软件工程 (3)
- 数据结构 (3)
- Linux/Unix编程 (3)
- 数学计算 (3)
- 电源技术 (2)
- Java编程 (2)
- 加密解密 (2)
- matlab例程 (2)
- VC书籍 (2)
- 数值算法/人工智能 (2)
- 其他文档 (1)
- 教程资料 (1)
- C/C++语言编程 (1)
- 通讯/手机编程 (1)
- 网络 (1)
- SCSI/ASPI (1)
- 多国语言处理 (1)
- 其他嵌入式/单片机内容 (1)
- 数据库系统 (1)
- 汇编语言 (1)
- 文章/文档 (1)
- 系统设计方案 (1)
- 通讯编程文档 (1)
- Delphi控件源码 (1)
- 人工智能/神经网络 (1)
- 文件格式 (1)
- 游戏 (1)
- Jsp/Servlet (1)
- 驱动编程 (1)
- 手册 (1)
- VIP专区 (1)
压缩解压 Per gli interessati ai metodi della compressione una vera miniera d oro, oltre 70 algoritmi all int
Per gli interessati ai metodi della compressione una vera miniera
d oro, oltre 70 algoritmi all interno di moduli base indipendenti
consentono a questo programma di mostrare il loro utilizzo e le
loro performances, ecco elencati alcuni di essi :
base64/crc32/fibonacci/mtf/freq/adddif/bwt/fix12/fix ...
游戏 A few years ago I became interested in first person shooter games and in particular how the world le
A few years ago I became interested in first person shooter games and in particular how the world levels are created and rendered in real time. At the same time I found myself in between jobs and so I embarked on an effort to learn about 3D rendering with the goal of creating my own 3D rendering en ...
数学计算 有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储
有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储,这样可以减少内存占用量。
IFG:生成有限元网格信息,即元素节点局部编码与总体编码对照表,节点实际坐标,边界节点编码与边界点上的已知值
GKD:生成总刚一维存储对角元的地址,计算总刚一维存储长度
FIXP:设置已知节点函 ...
数学计算 有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储
有限元求解柏松方程。本文采用FORTRAN语言编制程序。程序中大部分变量采用有名公共区存储方式存储,这样可以减少内存占用量。
IFG:生成有限元网格信息,即元素节点局部编码与总体编码对照表,节点实际坐标,边界节点编码与边界点上的已知值
GKD:生成总刚一维存储对角元的地址,计算总刚一维存储长度
FIXP:设置已知节点函 ...
驱动编程 Este código lo uso en un 16f877 y me sirve para poder guardar en la eeprom 24lc256 los valores de la
Este código lo uso en un 16f877 y me sirve para poder guardar en la eeprom 24lc256 los valores de la fecha y la hora que me entrega un ds1307.
Espero le sirva a alguien.
Turco
手册 DS1302S+中文资料
实时时钟计数秒,分钟,小时,月份,月份,星期几和年份,并具有Le年补偿,有效期至2100年;31 x 8电池支持通用RAM;串行I / O,用于最少的引脚数;2.0V至5.5V完全工作;在2.0V时使用小于300nA的电流;单字节或多字节(突发模式)数据传输,用于读取或写入时钟或RAM数据;8引脚DIP或可选8引脚SO用于表面贴装;TTL兼容(VC ...
技术资料 IEC 62368_2014--安規
THIS PUBLICATION IS COPYRIGHT PROTECTEDCopyright © 2014 IEC, Geneva, SwitzerlandAll rights reserved. Unless otherwise specified, no part of this publication may be reproduced or utilized in any formor by any means, electronic or mechanical, including photocopying and microfilm, without permission i ...
技术资料 Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
技术资料 Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
技术资料 Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...