搜索结果
找到约 4,406 项符合
ic封装 的查询结果
按分类筛选
- 全部分类
- 技术资料 (111)
- 其他 (35)
- 手册 (15)
- PCB相关 (9)
- 单片机编程 (8)
- 可编程逻辑 (8)
- 经验 (7)
- VIP专区 (7)
- 应用设计 (5)
- 电源技术 (4)
- 其他书籍 (4)
- 技术书籍 (3)
- 单片机开发 (3)
- 学术论文 (2)
- 模拟电子 (2)
- 传感与控制 (2)
- 电子元器件应用 (2)
- 嵌入式/单片机编程 (2)
- 其他 (2)
- 软件 (2)
- 源码 (2)
- 器件手册 (1)
- 其他文档 (1)
- 行业应用文档 (1)
- 经验分享 (1)
- 单片机相关 (1)
- 开发板开源 (1)
- 电路图 (1)
- 教程资料 (1)
- Genesis (1)
- 教程资料 (1)
- 开发工具 (1)
- 仿真技术 (1)
- 技术管理 (1)
- 文件格式 (1)
- 系统设计方案 (1)
- 通讯/手机编程 (1)
- 数学计算 (1)
- 电子书籍 (1)
- 电子大赛 (1)
- 开发板 (1)
- 电路图 (1)
技术资料 科普知识《电子封装材料与工艺》 学习笔记 54页
PCB联盟网-科普知识--《电子封装材料与工艺》 学习笔记 54页本人主要从事 IC 封装化学材料(电子胶水)工作,为更好的理解 IC 封装产业的动态和技术,自学了《电子封装材料 与工艺》,貌似一本不错的教材,在此总结出一些个人的学习笔记和大家分享。此笔记原发在本人的“电子中,有兴趣的朋友可以前去查看一起探讨第一章 集 ...
技术资料 SIP封装设计与仿真
IC封装前仿和后仿的PI/SI/EMC分析直流压降-仿真直流压降,电流密度分布,功率密度分布,电阻网络2.电源完整性-分析电源分配系统的性能,评估不同的叠层,电容容值选择和放置方法,最佳性价比优化去耦电容3.信号完整性一分析信号回流路径的不连续性,分析串扰和SSN/SS0,分析信号延迟,畸变,抖动和眼图4.电磁兼容一分析电磁 ...
经验分享 QFN SMT工艺设计指导
QFN SMT工艺设计指导.pdf
一、基本介绍
QFN(Quad Flat No Lead)是一种相对比较新的IC封装形式,但由于其独特的优势,其应用得到了快速的增长。QFN是一种无引脚封装,它有利于降低引脚间的自感应系数,在高频领域的应用优势明显。QFN外观呈正方形或矩形,大小接近于CSP,所以很薄很轻。元件底部具有与底面水平的焊端, ...
PCB相关 高速PCB设计指南
高速PCB设计指南之(一~八 )目录      2001/11/21  一、1、PCB布线2、PCB布局3、高速PCB设计
二、1、高密度(HD)电路设计2、抗干扰技术3、PCB的可靠性设计4、电磁兼容性和PCB设计约束
三、1、改进电路设计规程提高可测性2、混合信号PCB的分区设计3、蛇形走线的作用4、确保信号完整性的电路 ...
可编程逻辑 高速PCB设计指南
高速PCB设计指南之(一~八 )目录      2001/11/21  一、1、PCB布线2、PCB布局3、高速PCB设计
二、1、高密度(HD)电路设计2、抗干扰技术3、PCB的可靠性设计4、电磁兼容性和PCB设计约束
三、1、改进电路设计规程提高可测性2、混合信号PCB的分区设计3、蛇形走线的作用4、确保信号完整性的电路 ...
嵌入式/单片机编程 高速PCB设计指南之(一~八 )目录 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁
高速PCB设计指南之(一~八 )目录
一、
1、PCB布线
2、PCB布局
3、高速PCB设计
二、
1、高密度(HD)电路设计
2、抗干扰技术
3、PCB的可靠性设计
4、电磁兼容性和PCB设计约束
三、
1、改进电路设计规程提高可测性
2、混合信号PCB的分区设计
3、蛇形走线的作用
4、确保信号完整性的电路板设计准则
四、
1、印制电路板的可 ...
PCB相关 高速PCB设计指南
目录
一、
1、PCB布线
2、PCB布局
3、高速PCB设计
二、
1、高密度(HD)电路设计
2、抗干扰技术
3、PCB的可靠性设计
4、电磁兼容性和PCB设计约束
三、
1、改进电路设计规程提高可测性
2、混合信号PCB的分区设计
3、蛇形走线的作用
4、确保信号完整性的电路板设计准则
四、
1、印制电路板的可靠性设计
五、
1、DSP ...
技术资料 IPC J-STD-033D-CN-湿度、再流焊和工艺敏感器件的操作、包装、运输及使用
简要介绍本文件的目的是,针对潮湿、再流焊和工艺敏感器件,向生产商和用户提供标准的操作、包装、运输及使用方法。所提供的这些方法可避免由于吸收湿气和暴露在再流焊温度下造成的封装损伤,这些损伤会导致合格率和可靠性的降低。一旦正确执行IPC/JEDEC J-STD-033D,这些工艺可以提供从密封时间算起12个月的最短保质期。由 ...
技术资料 Allegro Sigrity PI Solution(电源完整性)解决方案
Cadence® Allegro® Sigrity™ PI(电源完整性)集成设计和分析环境,帮助您简化在高速和高电流PCB系统和IC封装上的电源分配网络创建流程。设计工程师和电气工程师可使用一系列从基础到进阶的功能,对设计周期各阶段的电气性能进行探索、优化和解决问题。通过使用独特的电气约束驱动设计流程,设计周期将大幅缩短,最终产品 ...
VIP专区 VIP专区-PCB源码精选合集系列(25)
VIP专区-PCB源码精选合集系列(25)资源包含以下内容:1. 电磁兼容设计-电路板级(电子书).2. 开关电源EMI设计(英文版).3. SOD323A/123/523/723封装尺寸.4. 地环路干扰策略与地线设计.5. 华硕内部的PCB基本规范.6. 阻抗匹配.7. PCB电源设计经典资料.8. 华为pcb布线规范免费下载.9. pci e PCB设计规范.10. PCB电磁辐射预实验 ...