搜索结果
找到约 10,000 项符合
fpga uart 的查询结果
按分类筛选
- 全部分类
- 技术资料 (7920)
- VHDL/FPGA/Verilog (1486)
- 教程资料 (1197)
- 学术论文 (1023)
- 可编程逻辑 (421)
- 单片机开发 (396)
- 嵌入式/单片机编程 (248)
- 微处理器开发 (190)
- 其他书籍 (173)
- 其他 (171)
- 单片机编程 (155)
- 系统设计方案 (143)
- 串口编程 (119)
- VIP专区 (108)
- 其他嵌入式/单片机内容 (106)
- DSP编程 (103)
- 软件设计/软件工程 (74)
- 通讯编程文档 (53)
- 文章/文档 (51)
- 电子书籍 (50)
- 技术书籍 (45)
- 嵌入式综合 (40)
- 源码 (37)
- VHDL/Verilog/EDA源码 (36)
- 通讯/手机编程 (35)
- 精品软件 (33)
- 嵌入式Linux (31)
- 书籍源码 (30)
- 论文 (28)
- uCOS (26)
- 汇编语言 (25)
- Linux/Unix编程 (23)
- 文件格式 (22)
- 书籍 (20)
- 接口技术 (20)
- 技术教程 (20)
- 通信网络 (20)
- 无线通信 (19)
- 模拟电子 (18)
- matlab例程 (17)
- FPGA (16)
- ALTERA FPGA开发软件 (16)
- 教程资料 (16)
- 教程 (15)
- 软件工程 (15)
- 技术管理 (15)
- USB编程 (15)
- 操作系统开发 (14)
- 中间件编程 (13)
- 加密解密 (12)
- FPGA (12)
- 驱动编程 (12)
- 电子书籍 (11)
- 其他文档 (11)
- 压缩解压 (11)
- 行业应用文档 (10)
- 设计相关 (10)
- 测试测量 (10)
- 电源技术 (9)
- 编译器/解释器 (9)
- 资料/手册 (8)
- EDA相关 (8)
- Windows CE (8)
- 并行计算 (8)
- 软件 (7)
- PCB图/BOM单/原理图 (7)
- 网络 (7)
- 数学计算 (7)
- 手册 (6)
- PCB相关 (6)
- 经验分享 (6)
- XILINX FPGA开发软件 (6)
- 电子技术 (6)
- VxWorks (6)
- VC书籍 (6)
- 开发工具 (5)
- GPS编程 (5)
- 数值算法/人工智能 (4)
- 仿真技术 (4)
- 单片机相关 (4)
- ARM (4)
- 视频教程 (4)
- 工控技术 (4)
- RFID编程 (4)
- 电路图 (3)
- 经验 (3)
- 存储器技术 (3)
- 教材/考试/认证 (3)
- SCSI/ASPI (3)
- 其他行业 (3)
- 邮电通讯系统 (3)
- 行业发展研究 (3)
- 3G开发 (3)
- 其他 (2)
- MAX+plusⅡ (2)
- 单片机 (2)
- C/C++语言编程 (2)
- 电路图 (2)
- Linux/uClinux/Unix编程 (2)
- 驱动程序 (2)
技术资料 扩频与解扩的关键技术研究和FPGA实现
扩频通信是现代通信系统中的一种重要的通信方式,具有较强的抗干扰、抗多径性能以及频谱利用率高、多址通信等诸多优点,得到了广泛的应用。FPGA以其功能强大,开发过程投资少、周期短,可反复修改,保密性能好,开发工具智能化等特点成为当今硬件设计的重要方式。本文研究了直接序列扩频系统,重点研究了扩频部分和解扩部分 ...
技术资料 基于FPGA的RS码编译码器的设计与实现
研制发射微小卫星,是我国利用空间技术服务经济建设、造福人类的重要途径。现代微小卫星在短短20年里能取得长足的发展,主要取决于微小卫星自身的一系列特点:重量轻,体积小,成本低,性能高,安全可靠,发射方便、快捷灵活等。在卫星通信系统中,由于传输信道的多径和各种噪声的影响,信号在接收端会引起差错,通过信道编 ...
技术资料 基于FPGA的高速硬件防火墙报文检测系统设计
在这篇论文中,我们介绍了一个基于 FPGA 的网络报文处理硬件平台并且分析了一种基于硬件的防火墙报文检测系统结构。目前的基于软件的防火墙计算量非常大并且不能够满足现代网络带宽的需要。而基于硬件的技术是
技术资料 一种FPGA时钟网络中锁相环的实现方案
一种FPGA时钟网络中锁相环的实现方案:摘 要:本文阐述了用于FPGA 的可优化时钟分配网络功耗与面积的时钟布线结构模型。并在时钟分配网络中引入数字延迟锁相环减少时钟偏差,探讨了FPGA时钟网
技术资料 应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
技术资料 基于ME算法的RS译码器的设计和FPGA实现
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线结构,对译码器的各个模块进行了分析和建模,并由EDA工具完成了设计的逻辑功能的验证和 ...
技术资料 IIR数字滤波器的FPGA仿真与实现.pdf
有关IIR数字滤波器的FPGA仿真与实现,希望有所帮助。
技术资料 FPGA在无线网络覆盖优化中的应用
FPGA在无线网络覆盖优化中的应用:摘要:无线网络覆盖优化的挑战在于如何在有限的容量下,尽可能地提高信号质量。移动通信直放站和远端射频单元RRU(Remote Radio Unit) 是新兴灵活的无线
技术资料 FIR数字滤波器的FPGA实现技术研究
由于成本、系统功耗和面市时间等原因,许多通讯、视频和图像系统已无法简单地用现有DSP处理器来实现,现场可编程门阵列(FPGA)尤其适合于乘法和累加(MAC)等重复性的DSP任务。并且,由于在性能、成本、灵活性和功耗等方面的优势,基于FPGA的信号处理器已广泛应用于各种信号处理领域。FPGA提供了极强的灵活性,可让设计者开发 ...
技术资料 嵌入式逻辑分析仪在FPGA测试中的应用
逻辑分析仪自1973年问世以来,在短短几十年的时间内得到了迅速的发展。传统逻辑分析仪利用芯片的引脚对信号采样,并送到显示部分对系统进行分析,但对于无引脚的封装类型,传统逻辑分析仪很难有效的监测系统内部信号。而在FPGA测试中,嵌入式逻辑分析仪(ELA)的出现解决了内部信号的在线调试问题。 ...