搜索结果
找到约 326,702 项符合
fpga的数据采集系统 的查询结果
按分类筛选
嵌入式Linux 基于嵌入式系统的GPS分布式数据采集系统的应用前景及实现方法
基于嵌入式系统的GPS分布式数据采集系统的应用前景及实现方法
文件格式 CPLD在断路器在线监测数据采集系统中的应用研究
CPLD在断路器在线监测数据采集系统中的应用研究
嵌入式/单片机编程 ADμC812的串行外设接口(SPI)及其应用摘要:ADμC812是一种新型的集成12位数据采集系统。它的串行外设接口SPI(serial peripheral interface)可进行主机和多片从
ADμC812的串行外设接口(SPI)及其应用摘要:ADμC812是一种新型的集成12位数据采集系统。它的串行外设接口SPI(serial peripheral interface)可进行主机和多片从外围器件的信息传递,即主机对从机的控制及从机向主机提供各种信息等,从而实现系统之间的各种控制和操作。 ...
DSP编程 关于使用DSP来设计多通道数据采集系统的论文。对于进行毕社或相关系统设计的同行有用处。
关于使用DSP来设计多通道数据采集系统的论文。对于进行毕社或相关系统设计的同行有用处。
单片机开发 该源码为C8051F120混合片上数据采集系统中实现4~32768点数据的FFT运算功能。所占的代码空间小
该源码为C8051F120混合片上数据采集系统中实现4~32768点数据的FFT运算功能。所占的代码空间小,运行快。
其他 LZ0无损压缩算法核聚变实验数据采集系统中的应用
LZ0无损压缩算法核聚变实验数据采集系统中的应用
系统设计方案 DSP的线阵CCD数据采集系统设计
DSP的线阵CCD数据采集系统设计,尤其是ccd方面。
VHDL/FPGA/Verilog 采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。
采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下:
1.系统主时钟为100 MHz。
2.数据为16位-数据线上连续2次00FF后数据传输开始。
3.系统内部总线宽度为8位。
4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。
5.数据分为8 ...
单片机开发 温度数据采集系统的数据接收与信息集中处理 基于rf401
温度数据采集系统的数据接收与信息集中处理 基于rf401
通讯/手机编程 用fpga+usb显现的4通道800K的数据采集方案。
用fpga+usb显现的4通道800K的数据采集方案。