搜索结果
找到约 32 项符合
dcm 的查询结果
按分类筛选
电源技术 飞利浦绿色电源集成电路选型资料
IC 特色 :
˙ 半谐振模式之 ZVS零电压切换 , 能有效降低切换损失 , 提高效率 , 并具展频功能 , 改善EMI .
˙ 轻 / 重载的 Duty Factor 皆在 CCM 与 DCM 边缘 , 是最能发挥次级 "同步整流" 效率的一种工作模式 .
˙ 空载时进入 Cycle Skipping ( Typical 0.3W ) , 有效达成环保规範 .
˙ 内建 "LEB前缘 ...
电源技术 反激式开关电源设计的思考三(磁芯的选取)
在DCM状态下选择:Uin-电源输入直流电压Uinmin-电源输入直流电压最小值D-占空比Np-初级绕组匝数Lp-初级绕组电感量Ae-磁芯有效面积Ip-初级峰值电流f-开关频率Ton-开关管导通时间I-初级绕组电流有效值η-开关电源效率J-电流密度 ...
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
生物技术 具有读取医学文件dicom
具有读取医学文件dicom,后缀为.dcm。
毒气候并转化为bmp格式并显示出来
VHDL/FPGA/Verilog DDR SDRAM控制器的VHDL源代码
DDR SDRAM控制器的VHDL源代码,含详细设计文档。
The DDR, DCM, and SelectI/O&#8482 features in the Virtex&#8482 -II architecture make it the perfect
choice for implementing a controller of a Double Data Rate (DDR) SDRAM. The Digital Clock
Manager (DCM) provides the required Delay Locked Loop (DLL), Dig ...
行业发展研究 这是当前比较新的医疗影像开发和传输文档
这是当前比较新的医疗影像开发和传输文档,里面包含了所有dcm文件的定义,及储存传输等
技术资料 BUCKBOOST电路原理分析
BUCKBOOST电路原理分析uck变换器:也称降压式变换器,是一种输出电压小于输入电压的单管不隔离直流变换器。                                                 图中,Q为开关管,其驱动电压一般 ...
技术资料 开关变换器的建模与控制-张卫平
系统论述开关变换器建模与控制方面的基本原理、基本方法、基本仿真技术以及使用设计方法。主要内容有CCM\DCM模式下的开关变换器建模,开关变换器的仿真技术,等等
技术资料 Xilinx FPGA应用进阶 通用IP核详解和设计开发
本书系统讲解通信网络领域Xilinx FPGA内部的IP硬核。以流行的Xilinx Virtex-6型号芯片举例,涵盖Xilinx
FPGA在通信领域主流的IP核,阐述Xilinx FPGA时钟资源和DCM、PLL和MMCM时钟管理器的特性和使用方法;介绍基于Block
RAM资源生成ROM、RAM、FIFO和CAM核的使用过程。阐述TEMAC核背景知识、内部结构、接口时序和配置参数 ...