搜索结果
找到约 971 项符合
dc-AC 的查询结果
技术资料 Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
技术资料 Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
技术资料 Artix-7 XC7A35T-DDR3开发板资料硬件参考设计
Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片 ...
技术资料 Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...
技术资料 开关电源的原理与设计 张占松
对于初学者是一本很实用的教程,本书系统讲解了DC-DC高频开关电源工作原理与工程设计方法。
技术资料 LLC串联谐振全桥DC/DC变换器的研究 华中科技大学论文
华中科技大学 LLC 串联全桥论文
技术资料 51单片机TLC2543电压表相关资料
说明: 基于51单片机的数字直流电压表相关材料,内容有原理图,仿真文件,论文材料,程序源码等。(The related materials of digital DC voltmeter based on 51 single chip computer include schematic simulation files, paper materials, program source code, etc.)
技术资料 89C52单片机数控直流稳压电源的Proteus仿真
说明: 89C52单片机数控直流稳压电源的Proteus仿真+Keil C源码(SCM simulation+ NC DC power supply source)
技术资料 ap6255驱动
ap6255驱动ap6255是一款支持蓝牙BT4.2+WiFi支持11ac双频的蓝牙11ac双频WiFi二合一模块,采用博通BCM43455方案,支持Win10/Android操作系统;ap6255无线模块符合IEEE802.11 a/b/g/n/ac标准,能在802.11ac单流下实现433.3Mbps的速率连接到无线局域网。综合mODULE提供了用于蓝牙的wifi、UART/PCM接口的SDIO接口。该紧凑模块是W ...
技术资料 SX1262的datasheet
SX1262最大发射功率可达22dBm,带有两种配电方式,低压差稳压器(LDO)以及高效率降压DC-DC转换器,可选择DC-DC形式,发射电流118mA@22dBm。LoRa1262 无线模块采用了 Semtech 公司的 SX1262 器件,采用高精度的 TCXO 晶振,超低 接收电流和休眠电流,-148dBm 的灵敏度。内置&nbs ...