搜索结果
找到约 699 项符合
asic 的查询结果
按分类筛选
- 全部分类
- 技术资料 (427)
- 学术论文 (76)
- VHDL/FPGA/Verilog (28)
- 教程资料 (24)
- 其他 (20)
- 可编程逻辑 (18)
- 其他书籍 (15)
- 单片机编程 (14)
- 技术书籍 (7)
- 文章/文档 (5)
- 系统设计方案 (5)
- 精品软件 (5)
- ALTERA FPGA开发软件 (4)
- 电子书籍 (4)
- 单片机开发 (4)
- 嵌入式综合 (3)
- 嵌入式/单片机编程 (3)
- 软件设计/软件工程 (3)
- 行业应用文档 (2)
- DSP编程 (2)
- 软件工程 (2)
- USB编程 (2)
- 其他嵌入式/单片机内容 (2)
- VIP专区 (2)
- FPGA (1)
- 电子书籍 (1)
- PCB相关 (1)
- 电源技术 (1)
- 电路图 (1)
- 仿真技术 (1)
- 存储器技术 (1)
- 书籍源码 (1)
- 开发工具 (1)
- ARM (1)
- IC设计软件 (1)
- 模拟电子 (1)
- Proe教程 (1)
- 语音压缩 (1)
- 文件格式 (1)
- 数学计算 (1)
- 技术管理 (1)
- 通讯编程文档 (1)
- matlab例程 (1)
- VC书籍 (1)
- 行业发展研究 (1)
- 3G开发 (1)
技术资料 基于FPGA的数字下变频器
本文设计和实现了基于FPGA的数字下变频器DDC,用于宽带数字中频软件无线电接收机中。采用自上向下的模块化设计方法,将DDC的功能划分为基本单元,实现这些功能模块并组成模块库。在具体应用时,优化配置各个模块来满足具体无线通信系统性能的要求。这样做比传统ASIC数字下变频器具有更好的可编程性和灵活性,从而满足不同的 ...
技术资料 基于FPGA的远程视频传输系统的研究.rar
本文对基于FPGA的远程视频传输系统进行了研究。主要内容如下: (1)在系统发送端将数据采集等逻辑控制和图像压缩集成在一片FPGA上,此方案减小了系统体积,提高了系统的集成度。 (2)系统图像压缩部分基于FPGA的二维小波变换的设计与实现,选用5/3整数提升小波,提升过程采用折叠结构可以节省系统的资源。采用FPGA实现小波变 ...
技术资料 基于FPGA的远程视频传输系统的研究.rar
本文对基于FPGA的远程视频传输系统进行了研究。主要内容如下: (1)在系统发送端将数据采集等逻辑控制和图像压缩集成在一片FPGA上,此方案减小了系统体积,提高了系统的集成度。 (2)系统图像压缩部分基于FPGA的二维小波变换的设计与实现,选用5/3整数提升小波,提升过程采用折叠结构可以节省系统的资源。采用FPGA实现小波变 ...
技术资料 交织与解交织的算法研究及FPGA实现.rar
本文主要研究了数字声音广播系统(DAB)内交织器与解交织器的算法及硬件实现方法。时间交织器与解交织器的硬件实现可以有几种实现方案,本文对其性能进行了分析比较,选择了一种工程中实用的设计方案进行设计,并将设计结果以FPGA设计验证。时间解交织器的交织速度、电路面积、占用内存、是设计中主要因素,文中采用了单口SRA ...
技术资料 基于FPGA的数字下变频器的设计与应用.rar
本文设计和实现了基于FPGA的数字下变频器DDC,用于宽带数字中频软件无线电接收机中。采用自上向下的模块化设计方法,将DDC的功能划分为基本单元,实现这些功能模块并组成模块库。在具体应用时,优化配置各个模块来满足具体无线通信系统性能的要求。这样做比传统ASIC数字下变频器具有更好的可编程性和灵活性,从而满足不同的 ...
技术资料 基于FPGA的无线通信收发模块设计方案
近年来,随着半导体工艺技术和设计方法的迅速发展,系统级芯片SOC的设计得以高速发展,这已成为业界热点。但是,由于SOC产品设计具有开发周期相对较长、高成本和高风险等特点,对市场的变化非常敏感,这使得SOC在消费电子、汽车电子、工业设计领域的发展进程仍然缓慢。与此同时,当今的制造工艺能够提供更多更高速的逻辑、 ...
技术资料 交织与解交织的算法研究及FPGA实现
本文主要研究了数字声音广播系统(DAB)内交织器与解交织器的算法及硬件实现方法。时间交织器与解交织器的硬件实现可以有几种实现方案,本文对其性能进行了分析比较,选择了一种工程中实用的设计方案进行设计,并将设计结果以FPGA设计验证。时间解交织器的交织速度、电路面积、占用内存、是设计中主要因素,文中采用了单口SRA ...
技术资料 基于FPGA的远程视频传输系统
本文对基于FPGA的远程视频传输系统进行了研究。主要内容如下: (1)在系统发送端将数据采集等逻辑控制和图像压缩集成在一片FPGA上,此方案减小了系统体积,提高了系统的集成度。 (2)系统图像压缩部分基于FPGA的二维小波变换的设计与实现,选用5/3整数提升小波,提升过程采用折叠结构可以节省系统的资源。采用FPGA实现小波变 ...
学术论文 FPGA中多标准可编程IO端口的设计.rar
现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实 ...
技术资料 FPGA中多标准可编程IO端口的设计.rar
现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实 ...