搜索结果

找到约 5,001 项符合 Verilog HDL 的查询结果

按分类筛选

显示更多分类

技术资料 认知无线电频谱感知功能的FPGA实现

本文主要研究了认知无线电频谱感知功能的关键技术以及硬件实现方法。首先,提出了认知无线电频谱感知功能的硬件实现框图,包括射频前端部分和数字信号处理部分,接着简单介绍了射频前端电路的功能与特性,最后重点介绍了数字信号处理部分的FPGA实现与验证过程。 数字处理部分主要实现宽带信号的短时傅立叶分析,将中频宽带 ...
https://www.eeworm.com/dl/925420.html
下载: 4
查看: 3448

教程 Altium_Designer_Winter_09_教程_(PDF版)

Altium Designer 基于一个软件集成平台,把为电子产品开发提供完整环境所需的工具全部整合在一个应用软件中。 Altium Designer 包含所有设计任务所需的工具:原理图和HDL 设计输入、电路仿真、信号完整性分析、PCB 设计、基于FPGA 的嵌入式系统设计和开发。另外可对Altium Designer 工作环境加以定制,以满足用户的各种不同 ...
https://www.eeworm.com/dl/744250.html
查看: 75

单片机开发 每个代码见压缩包内文件名

每个代码见压缩包内文件名,分别为使用单片机控制AD9627的代码,已在硬件电路实现;基于FPGA的DDR SDRAM控制源代码,将文件夹内文件加入同一工程即可;以及三份FPGA内部学习资料。 C代码开发环境为KeilC,verilog代码开发环境为Quartus。 ...
https://www.eeworm.com/dl/648/485061.html
下载: 151
查看: 1040

学术论文 PCI从设备控制器的FPGA设计与实现

随着星载电子系统复杂度、小型化需求的提高,SoC已经成为应对未来星载电子系统设计需求的解决途径。为了简化设计流程并且提高部件的可重用性,在目前的SoC设计中引入了称之为平台的体系结构模板,用它来描述采用已有的标准核来开发SoC的方法。在星载电子系统中常用部件的分类设计,最终建立一个包括多种功能部件,互连部件 ...
https://www.eeworm.com/dl/514/11956.html
下载: 143
查看: 1102

技术资料 PCI从设备控制器的FPGA设计与实现.rar

随着星载电子系统复杂度、小型化需求的提高,SoC已经成为应对未来星载电子系统设计需求的解决途径。为了简化设计流程并且提高部件的可重用性,在目前的SoC设计中引入了称之为平台的体系结构模板,用它来描述采用已有的标准核来开发SoC的方法。在星载电子系统中常用部件的分类设计,最终建立一个包括多种功能部件,互连部件 ...
https://www.eeworm.com/dl/897448.html
下载: 5
查看: 4223

技术资料 PCI从设备控制器的FPGA设计与实现

随着星载电子系统复杂度、小型化需求的提高,SoC已经成为应对未来星载电子系统设计需求的解决途径。为了简化设计流程并且提高部件的可重用性,在目前的SoC设计中引入了称之为平台的体系结构模板,用它来描述采用已有的标准核来开发SoC的方法。在星载电子系统中常用部件的分类设计,最终建立一个包括多种功能部件,互连部件 ...
https://www.eeworm.com/dl/912731.html
下载: 8
查看: 1430

技术资料 VerilogHDL那些事儿——整合篇

笔者详细的谈论许多在整合里会出现的微妙思路,如:如何把计数器/定时器整合在某个步骤里,从何提升模块解读性和扩展性。此外,在整合篇还有一个重要的讨论,那就是 for,while 和 do ... while 等循环。这些都是一些顺序语言的佼佼者,可是在 Verilog HDL 语言里它们就黯然失色。整合篇所讨论的内容不单是循环而已,整合篇 ...
https://www.eeworm.com/dl/835432.html
下载: 1
查看: 1492

教程资料 采用FPGA模拟高动态GPS信号源中的C/A码产生器

本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。 ...
https://www.eeworm.com/dl/fpga/doc/18520.html
下载: 148
查看: 1132

系统设计方案 本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用

本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。 ...
https://www.eeworm.com/dl/678/228649.html
下载: 173
查看: 1202

源码 fpga am调制

verilog am调制程序,改程序可产生不同调制系数和不同频率的AM波,长按按键切换调制度25 、50 、75 和短按按键切换调制信号频率1k、1.5k、2k、2.5k.
https://www.eeworm.com/dl/513086.html
下载: 2
查看: 136