搜索结果
找到约 66 项符合
VP 的查询结果
按分类筛选
技术资料 RK3399瑞芯微最新安卓7.1版本如何使用LVDS点屏说明
RK3399是瑞芯微推出的一款低功耗、高性能的应用处理器芯片,该芯片基于Big.Little架构,即具有独立的NEON协同处理器的双核Cortex-A72及四核Cortex-A53组合架构,主要应用于计算机、个人互联网移动设备、VR、广告机等智能终端设备。RK3399内置多个高性能硬件处理引擎,能够支持多种格式的视频解码,如:4K*2K@60fps H.264/H.2 ...
技术资料 RK3288有多少版本,一文带你揭开谜底
RK3288是用于移动电话、个人移动互联网设备和其他数字多媒体应用的低功耗、高性能处理器,并且将四核Cortex-A17与单独的NEON协处理器集成在一起。许多强大的嵌入式硬件引擎为高端应用程序提供优化的性能。 RK3288支持几乎全格式;包括2160p @ 60fps的H.264解码器,2160p @ 24fps的H.264解码器,支持1080p @ 30fps的H.264 / M ...
技术资料 精工58打印头LTPZ245手册
轻型小巧,可电池驱动高耐用性:打印长度可达50km适用于EFT-POS及手持终端型 号LTPZ245打印方法:热敏打印行数(点阵/行):384解像度(点阵/毫米):8纸宽(毫米):58打印宽度(毫米):48打印速度(毫米/秒) :最高75入纸方向:曲入打印头温度:热感应器缺纸检测:光感应器工作电压: (Vdd)3.0 至 3.6 /4.75 至 5.25工作电压: (Vp) ...
技术资料 IC资料-CD4051_4052_4053多路选择模拟开关
IC资料-CD4051_4052_4053多路选择模拟开关CD4051 系列模拟开关是用数字信号控制的多路调制/选择模拟开关,具有低导通电阻和很低的关态漏电流。通过模拟开关的模拟量幅度可高达15VP-P,与CD系列数字电路的3V~15V 工作范围正好相对应。例如,选VDD=5V,VSS=0V,VEE=-5V,那么幅度-5V~+5V 的模拟信号就可用0V~5V 的数字 ...
技术资料 LT3095MPUDD双通道低噪声偏置发生器的典型应用电路
LT3095MPUDD双通道低噪声偏置发生器的典型应用电路凌力尔特公司 (Linear Technology Corporation) 推出双通道 IC LT3095,该器件从单一输入提供两路非常低噪声、低纹波的偏置电源。每个通道都纳入了单片升压型 DC/DC 转换器,一个集成的超低噪声和高 PSRR (电源抑制比) 线性稳压器对该转换器进行了后置稳压。LT30 ...
学术论文 机载双基地SAR成像算法的FPGA设计与实现
双基地合成孔径雷达(简称双基地SAR或Bistatic SAR)是一种新的成像雷达,也是当今SAR技术的一个发展方向,在军用及民用领域都具有良好的应用前景,近年来成为研究的热点。本文则侧重于研究双基地SAR的距离一多普勒(R-D)成像算法的实现。 在双基地SAR系统及成像算法的研究方面,推导了双基地SAR的系统分辨特性及雷达方程,分 ...
技术资料 机载双基地SAR成像算法的FPGA设计与实现.rar
双基地合成孔径雷达(简称双基地SAR或Bistatic SAR)是一种新的成像雷达,也是当今SAR技术的一个发展方向,在军用及民用领域都具有良好的应用前景,近年来成为研究的热点。本文则侧重于研究双基地SAR的距离一多普勒(R-D)成像算法的实现。 在双基地SAR系统及成像算法的研究方面,推导了双基地SAR的系统分辨特性及雷达方程,分 ...
技术资料 机载双基地SAR成像算法的FPGA设计与实现
双基地合成孔径雷达(简称双基地SAR或Bistatic SAR)是一种新的成像雷达,也是当今SAR技术的一个发展方向,在军用及民用领域都具有良好的应用前景,近年来成为研究的热点。本文则侧重于研究双基地SAR的距离一多普勒(R-D)成像算法的实现。 在双基地SAR系统及成像算法的研究方面,推导了双基地SAR的系统分辨特性及雷达方程,分 ...
VIP专区 VIP专区-嵌入式/单片机编程源码精选合集系列(1)
VIP专区-嵌入式/单片机编程源码精选合集系列(1)资源包含以下内容:1. 一个微型的tcp栈实现.2. 对am29f040的flash的操作.3. 一个含socket接口的小型tcp/ip协议栈.4. 一个测试端口测试程序.5. 压缩包中一个为一般操作系统下的fft.6. AES快速算法和蓝牙设备中用的E0算法(用于加密)、E1算法、E2算法、E3算法(用于密钥管理和 ...
技术资料 基于FPGA的高速误码仪研制——发端子系统的研制
误码率测试仪用于对通信系统的可靠性检测中,是检验数据传输质量的重要手段。本课题研究用于地面站综合处理终端系统中的高速误码率测试仪。高速误码率测试仪采用数字复接技术,基于FPGA研制而成,数据率可达300Mbps以上。 本文第二章介绍数字通信及复接技术的有关理论;第三章介绍高速误码率测试仪发端子系统的设计方案;第 ...