搜索结果

找到约 1,110 项符合 USBblaster - altera 的查询结果

教程资料 Stratix V FPGA 28 nm创新技术超越摩尔定律

  本白皮书介绍 Stratix V FPGA 是怎样帮助用户提高带宽同时保持其成本和功耗预算不变。在工艺方法基础上,Altera 利用 FPGA 创新技术超越了摩尔定律,满足更大的带宽要求,以及成本和功耗预算。Altera Stratix ® V FPGA 通过 28-Gbps 高功效收发器突破了带宽限制,支持用户使用嵌入式 HardCopy ®模块将更多的 ...
https://www.eeworm.com/dl/fpga/doc/32417.html
下载: 66
查看: 1055

教程资料 基于FPGA的数字稳定校正单元的实现

  为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
https://www.eeworm.com/dl/fpga/doc/32474.html
下载: 185
查看: 1052

教程资料 AN522: Implementing Bus LVDS

This application note describes how to implement the Bus LVDS (BLVDS) interface in the supported Altera ® device families for high-performance multipoint applications. This application note also shows the performance analysis of a multipoint application with the Cyclone III BLVDS example.
https://www.eeworm.com/dl/fpga/doc/32501.html
下载: 95
查看: 1083

教程资料 基于Altera FPGA CPLD的电子系统设计及工程实践

讲解到位,工程例子很全,适合下载学习。
https://www.eeworm.com/dl/fpga/doc/32513.html
下载: 181
查看: 1042

教程资料 基于NiosII软核处理器的步进电机接口设计

    NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。 ...
https://www.eeworm.com/dl/fpga/doc/32514.html
下载: 117
查看: 1111

教程资料 四大FPGA供应商专家谈FPGA设计诀窍

 Actel、Altera、Lattice Semiconductor和Xilinx是目前业界最主要的四大FPGA供应商,为了 帮助中国的应用开发工程师更深入地了解FPGA的具体设计诀窍,我们特别邀请到了Altera系统应用 工程部总监Greg Steinke、Xilinx综合方法经理Frederic Rivoallon、Xilinx高级技术市场工程师 Philippe Garrault、Xilinx产品应用工程部高 ...
https://www.eeworm.com/dl/fpga/doc/32522.html
下载: 52
查看: 1083

教程资料 Analog Solutions for Altera FPGAs

Designing withProgrammable Logicin an Analog WorldProgrammable logic devices revolutionizeddigital design over 25 years ago,promising designers a blank chip todesign literally any function and programit in the field. PLDs can be low-logicdensity devices that use nonvolatilesea-of-gates cells calle ...
https://www.eeworm.com/dl/fpga/doc/32541.html
下载: 187
查看: 1050

教程资料 基于FPGA的DDS IP核设计方案

以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
https://www.eeworm.com/dl/fpga/doc/32544.html
下载: 103
查看: 1137

教程资料 基于CycloneIII构成的RS编码系统

本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信 ...
https://www.eeworm.com/dl/fpga/doc/32554.html
下载: 122
查看: 1054

教程资料 FPGA电子课件_共8课

学习FPGA的课件,内容含有软件的介绍,Altera和Xilinx芯片的介绍,以及VHDL的编程风格。和一些实例讲解。
https://www.eeworm.com/dl/fpga/doc/32579.html
下载: 140
查看: 1079