搜索结果
找到约 1,110 项符合
USBblaster - altera 的查询结果
技术资料 Altera DE教学开发板中文用户手册
感谢您使用 Altera DE教学开发板。这块板子的着眼于为在数字逻辑,计算机组织和FPGA方面的学习提供一个理想的工具。它在硬件和CAD工具上应用先进的技术为学生和专业人员展示了一个宽广的主题。该板具有多种特点,非常适合各大学课程在实验室环境下的一系列设计项目和非常复杂尖端的数字系统的开发和应用。Altera公司为DE2板 ...
技术资料 Altera FPGA-CPLD设计(基础篇) 设计书籍 332页
Altera FPGA-CPLD设计(基础篇) 设计书籍 332页
技术资料 【网盘】Altera FPGA 学习资料 视频教程-15GB
【网盘】Altera FPGA 学习资料 视频教程-15GB,由于文件较大,已上传百度网盘,打开连接后保存到自己的百度网盘,然后在网盘客户端下下载。
技术资料 Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
技术资料 Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
技术资料 Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...
技术资料 USB in 模型作为输入包括基于Altera的工程源码固件使用Verilog
USB in 模型,作为输入,包括基于Altera的工程、源码、固件,使用Verilog
技术资料 ALTERA关于CCD的一些verilog实验程序
ALTERA关于CCD的一些verilog实验程序,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈
技术资料 基于Altera的FPGA设计的硬件除法器
基于Altera的FPGA设计的硬件除法器,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈
技术资料 ALTERA FPGA/CPLD设计 高级篇(第2版)
《Altera FPGA/CPLD设计(高级篇)(第2版)》结合作者多年工作经验,深入地讨论了altera
fpga/cpld的设计和优化技巧。在讨论fpga/cpld设计指导原则的基础上,介绍了altera器件的高级应用;引领读者学习逻辑锁定设计工具,详细讨论了时序约束与静态时序分析方法;结合实例讨论如何进行设计优化,介绍了altera的可编程器件 ...