搜索结果

找到约 45 项符合 Top-Down 的查询结果

技术资料 基于FPGA的UART控制器的设计和实现

文章介绍了一种在现场可编程门阵列(FPGA)上实现UART 的方法。UART 的波特率可设置调整,工作状态可读取。系统结构进行了模块化分解,使之适应自顶向下(Top-Down)的设计方
https://www.eeworm.com/dl/886653.html
下载: 4
查看: 3115

模拟电子 数字集成电路设计Digital Integrated Circuit Design

  This unique guide to designing digital VLSI circuits takes a top-down approach, reflecting the natureof the design process in industry. Starting with architecture design, the book explains the why andhow of digital design, using the physics that designers need to know, and no more.Coverin ...
https://www.eeworm.com/dl/571/21305.html
下载: 33
查看: 1061

通讯编程文档 本文研究了SMBus 规范

本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好的性能。 ...
https://www.eeworm.com/dl/646/438963.html
下载: 186
查看: 1047

技术资料 红外视频目标检测系统中FPGA单元设计与实现

该文介绍了VHDL语言的发展,基本组成框架,讨论了用它描述硬件时应注意的问题.还在介绍红外运动目标检测与跟踪系统组成的基础上,详细讨论了图像数据采集部分的结构,图像数据的预处理,DSP与FPGA之间的通讯和FPGA对其他器件的控制逻辑等.使用硬件描述语言(VHDL)和采用自顶向下(TOP-DOWN)的设计方法在可编程器件FPGA上实现了具体 ...
https://www.eeworm.com/dl/911903.html
下载: 6
查看: 2676

学术论文 基于FPGA的HDLC协议控制器的设计

本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL模型。经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟和硬件面积都得到 ...
https://www.eeworm.com/dl/514/12339.html
下载: 164
查看: 1096

可编程逻辑 基于Verilog HDL设计的多功能数字钟

本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。 关键词:Verilog HDL;硬件描述语言;FPGA Abstract: In this ...
https://www.eeworm.com/dl/kbcluoji/40390.html
下载: 24
查看: 1086

技术资料 基于FPGA的HDLC协议控制器的设计

本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL模型。经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟和硬件面积都得到 ...
https://www.eeworm.com/dl/916885.html
下载: 2
查看: 2190

学术论文 无线信道仿真和均衡器的FPGA设计与实现

本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期, ...
https://www.eeworm.com/dl/514/10048.html
下载: 110
查看: 1102

学术论文 无线信道仿真和均衡器的FPGA设计与实现

本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期, ...
https://www.eeworm.com/dl/514/12062.html
下载: 95
查看: 1090

技术资料 无线信道仿真和均衡器的FPGA设计与实现

本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期, ...
https://www.eeworm.com/dl/901500.html
下载: 8
查看: 7818