搜索结果
找到约 29,830 项符合
TX-2芯片 的查询结果
RFID编程 著名的RF射频芯片nRF905应用程序
著名的RF射频芯片nRF905应用程序,有些类似nRF2401,控制器采用ATmega8芯片,开发环境为ICCAVR,采用C语言编写,另外附带了OCM4*8系列液晶程序及PS/2键盘的程序。
压缩解压 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。
本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输 ...
单片机开发 1、压缩包中包含了USB_D12开发评估板实现USB鼠标的全部源代码 2、源代码中的U_Mouse.C文件实现了数据通讯的协议
1、压缩包中包含了USB_D12开发评估板实现USB鼠标的全部源代码
2、源代码中的U_Mouse.C文件实现了数据通讯的协议,Chap_9.C含有鼠标枚举所需的各种描述符。
3、上述文件实为USB接口芯片D12开发的经典参考资料及制作USB鼠标的极佳参考原型 ...
单片机开发 编写verilog代码 利用实验箱上的A/D芯片完成模数转换。输入电压由实验箱提供
编写verilog代码
利用实验箱上的A/D芯片完成模数转换。输入电压由实验箱提供,其幅值在0~5V间变化,由电位器控制。输出信号显示输入的模拟电压值,由数码管显示为2位BCD码的形式。
Windows CE Atheros无线芯片AR-6000系列wince 6驱动源代码(这东西我也没用过别问我,我是搜别的wince资源搜到的) AR6K SDIO support. Requires firmware
Atheros无线芯片AR-6000系列wince 6驱动源代码(这东西我也没用过别问我,我是搜别的wince资源搜到的)
AR6K SDIO support. Requires firmware 1.1 on SD13 cards.
readme:
Atheros Communications
AR6001 WLAN Driver for SDIO installation Read Me
March 26,2007
(based on k14 fw1.1)
Windows CE Embedded CE 6.0 driver ...
VxWorks (1)基于部分u-boot代码自己调试的vxworks BSP (2)实现了nand/nor flash的tffs文件系统 (3)实现了对spi dataflash的访问 (4)实现了对启动参数
(1)基于部分u-boot代码自己调试的vxworks BSP
(2)实现了nand/nor flash的tffs文件系统
(3)实现了对spi dataflash的访问
(4)实现了对启动参数和mac地址的文件保存
(5)通过命令行升级bootrom自身
(6)支持通过命令行实现对elf/bin文件格式的vxworks的下载,升级和引导
(7)实现了atmel的对32Mflash的支持,解决了芯片本身的bug
( ...
其他书籍 5988-8477EN2051的白皮书.现在的有线光学鼠标中一般都有2块集成电路
5988-8477EN2051的白皮书.现在的有线光学鼠标中一般都有2块集成电路,一块是CMOS/DSP芯片,比如像安捷伦2051,一块是USB/PS2的接口转换芯片
单片机开发 ti-Chipcon CC251x 2.4G Soc应用开发源码实例。包括rf,powermodes,clockmodes,flashRW,interrupts,timer,pwm,uart...所有
ti-Chipcon CC251x 2.4G Soc应用开发源码实例。包括rf,powermodes,clockmodes,flashRW,interrupts,timer,pwm,uart...所有底层驱动源码。有了这些实例。对你更好的理解和应用这颗芯片是非常有用的。
USB编程 ti-Chipcon CCxx11 USB + MCU +RF 应用开发源码实例。包括2.0usb,rf,powermodes,clockmodes底层驱动源码。有了这些实例,包括误码率测试等。对你更
ti-Chipcon CCxx11 USB + MCU +RF 应用开发源码实例。包括2.0usb,rf,powermodes,clockmodes底层驱动源码。有了这些实例,包括误码率测试等。对你更好的理解和应用这颗芯片是非常有用的。
VHDL/FPGA/Verilog A/D采样控制模块设计 A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8
A/D采样控制模块设计
A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8-2编写,所不同的是这里将书中“ADDA<=1”的赋值语句改为“ADDA <=EN”,EN是所设置的输入按键用来控制INO与IN1间的通道选择。 ...