搜索结果
找到约 58 项符合
SignalTap 的查询结果
按分类筛选
技术教程 用SignalTapII逻辑分析仪调试FPGA
SignalTap II 内嵌逻辑分析仪是Altera 公司Quartus II 软件中内嵌的一种调试程序,通过把一段执行逻辑分析功能
的代码和客户的设计组合在一起编译、布局布线,完成传统逻辑分析仪的功能。介绍了SignalTap II 的基本内容、实现原理以及
在实际工程中的应用环境。结合ATM交换矩阵的设计实例,详细阐述了用SignalTapII 对FPGA ...
技术资料 用SignalTapII逻辑分析仪调试FPGA
SignalTap II 内嵌逻辑分析仪是Altera 公司Quartus II 软件中内嵌的一种调试程序,通过把一段执行逻辑分析功能
的代码和客户的设计组合在一起编译、布局布线,完成传统逻辑分析仪的功能。介绍了SignalTap II 的基本内容、实现原理以及
在实际工程中的应用环境。结合ATM交换矩阵的设计实例,详细阐述了用SignalTapII 对FPGA ...
技术资料 如何用计算机打印口调试FPGA
介绍一种利用计算机打印口调试ALTERA的FLEX10K系列FPGA的方法.对于没有ALTERA的QUARTUS软件的设计者,该方法可以在一定程度上弥补MAX+PLUSIII软件没有SIGNALTAP逻辑分析功能的不足。
嵌入式/单片机编程 QuartusⅡ软件的安装方法和工程的基本设计流程; 通过简单的实例演示各流程以及常用工具的使用方法
QuartusⅡ软件的安装方法和工程的基本设计流程;
通过简单的实例演示各流程以及常用工具的使用方法,熟悉QuartusⅡ软件的用户界面、常用工具和设计流程;
宏功能模块的配置和SignalTapⅡ逻辑分析仪的使用方法。
技术资料 Systemverilog
FPGA的验证一直以来是不受重视的。 通常在RTL仿真后,采用SignalTap 和Chipscope来解决验证的问题。 当FPGA规模变大,编译时间很长,设计又很复杂时,这种方法的局限性就显露出来。 借鉴ASIC的验证概念,是解决这个问题的有效手段。 ...
DSP编程 基于DSP Builder数字信号处理器的FPGA设计
针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波 ...
技术资料 基于FPGA和USB2.0的高精度数据采集系统设计
现代电子侦查技术要求能够对外部模拟信号进行精确提取和分析,从而对数据采集的精度提出了很高的要求,本文提出了一种以FPGA 作为主控制器的高精度500M 数据采集系统设计方法,详细地阐述了各硬件平台的具体构成。最后利用QUARTUS 内部的嵌入式逻辑分析仪(SignalTap ii)可以观察到被采集到的信号并且对数据的有效位数及性 ...
ALTERA FPGA开发软件 QuartusII_5_0.rar
Quartus II 软件5.0在高密度FPGA设计上具有性能和效率领先优势。此版本首次展示了业内编译增强技术以及多种新的高密度设计高效特性。
Quartus II软件5.0的新特性和增强功能包括:
编译和时序逼近的增强特性
编译增强特性缩短近70%编译时间
编译增强特性使设计人员能够根据综合和适配的需要,将设计划分为物理和逻辑分区 ...
精品软件 QUARTUSII_5_0.RAR
Quartus II 软件5.0在高密度FPGA设计上具有性能和效率领先优势。此版本首次展示了业内编译增强技术以及多种新的高密度设计高效特性。
Quartus II软件5.0的新特性和增强功能包括:
编译和时序逼近的增强特性
编译增强特性缩短近70%编译时间
编译增强特性使设计人员能够根据综合和适配的需要,将设计划分为物理和逻辑分区 ...
学术论文 基于FPGA的高速IIR数字滤波器设计与实现.rar
数字滤波器是现代数字信号处理系统的重要组成部分之一。ⅡR数字滤波器又是其中非常重要的一类虑波器,因其可以较低的阶次获得较高的频率选择特性而得到广泛应用。 本文研究了ⅡR数字滤波器的常用设计方法,在分析各种ⅡR实现结构的基础上,利用MATLAB针对并联型结构的ⅡR数字滤波器做了多方面的仿真,从理论分析和仿真情况 ...