搜索结果

找到约 1,272 项符合 Select-RAM 的查询结果

教程资料 基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究

针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的 ...
https://www.eeworm.com/dl/fpga/doc/18155.html
下载: 36
查看: 1088

教程资料 使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n

8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg ...
https://www.eeworm.com/dl/Protel/doc/18497.html
下载: 110
查看: 1230

教程资料 一个fpga开发板的原理图具有led灯、ram、flash

一个fpga开发板的原理图,此板具有led灯、ram、flash
https://www.eeworm.com/dl/fpga/doc/18522.html
下载: 82
查看: 1123

单片机编程 单片机的扩展RAM读写时序实验

RAM读写时序实验
https://www.eeworm.com/dl/502/25912.html
下载: 142
查看: 1087

教程资料 基于Quartus II免费IP核的双端口RAM设计实例

  QuartusII中利用免费IP核的设计   作者:雷达室   以设计双端口RAM为例说明。   Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
https://www.eeworm.com/dl/fpga/doc/32271.html
下载: 112
查看: 1439

教程资料 PLB Block RAM(BRAM)接口控制器

基于RAM块的应用
https://www.eeworm.com/dl/fpga/doc/32447.html
下载: 51
查看: 1111

教程资料 基于Actel FPGA的双端口RAM设计

基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公司推出的专用双端口RAM 芯片解决了普通双端口RAM 内部竞争问题, ...
https://www.eeworm.com/dl/fpga/doc/32660.html
下载: 142
查看: 1164

嵌入式综合 RealView MDK下ARM程序在RAM中调试的方法

RealView MDK 下ARM 程序在RAM 中调试的方法
https://www.eeworm.com/dl/566/34777.html
下载: 102
查看: 1125

嵌入式综合 W5300大容量RAM

W5300是W5100升级版,大容量RAM!
https://www.eeworm.com/dl/566/35278.html
下载: 120
查看: 1057

嵌入式综合 用MDK在RAM中调试程序的方法

软件环境:ReavView MDK3.04硬件平台:ZLG 公司出品的LPC2104 开发板使用条件:目标代码 < RAM 空间(此应用中为16KB)
https://www.eeworm.com/dl/566/35970.html
下载: 86
查看: 1214