搜索结果
找到约 1,400 项符合
SX-CPLD 的查询结果
系统设计方案 利用MAX II CPLD 实现LCD 控制器
利用MAX II CPLD 实现LCD 控制器
VHDL/FPGA/Verilog 基于CPLD的光积分时间可调线阵CCD驱动电路设计
基于CPLD的光积分时间可调线阵CCD驱动电路设计
VHDL/FPGA/Verilog MP3 for XPLA3 XILINX.CPLD,必须在XILINX的FPGA芯片下使用,因为IP核是xilinx
MP3 for XPLA3 XILINX.CPLD,必须在XILINX的FPGA芯片下使用,因为IP核是xilinx
单片机开发 步进电机8细分CPLD相序及外部DA输出 实际细分数可达64细分 使用Atmel maxplus2 V10.1软件
步进电机8细分CPLD相序及外部DA输出
实际细分数可达64细分
使用Atmel maxplus2 V10.1软件
其他书籍 针对微小物体的无损检测,研制了一套采用X射线敏感CCD的微型X射线数字成像系统,测试了系统的性能。 根据选定的E2V公司X射线敏感CCD,采用两片CPLD产生系统所需的各种时序,对CCD进行驱动,设
针对微小物体的无损检测,研制了一套采用X射线敏感CCD的微型X射线数字成像系统,测试了系统的性能。
根据选定的E2V公司X射线敏感CCD,采用两片CPLD产生系统所需的各种时序,对CCD进行驱动,设计并制作了
CCD驱动电路、模数转化电路、数据采集与通讯电路、图像获取及处理软件等 ...
其他 cpld 的相关资源 cpl d 的相关资源 cpld 的相关资源
cpld 的相关资源 cpl d 的相关资源 cpld 的相关资源
嵌入式/单片机编程 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
嵌入式/单片机编程 一个用cpld实现的数控系统硬件直线插补器的简单方案
一个用cpld实现的数控系统硬件直线插补器的简单方案
VHDL/FPGA/Verilog CPLD可编程逻辑芯片上实现信号发生器的方法和步骤
CPLD可编程逻辑芯片上实现信号发生器的方法和步骤,系统采用自顶向下的设计方法,以硬件描述语言VHDL和原理图为设计输入,利用模块化单元构建系统。