搜索结果

找到约 7,149 项符合 STM32寄存器 的查询结果

按分类筛选

显示更多分类

单片机开发 本例展示了如何利用外设TIM2来产生四路频率不同的信号。 TIM2时钟设置为36MHz

本例展示了如何利用外设TIM2来产生四路频率不同的信号。 TIM2时钟设置为36MHz,预分频设置为2,使用输出比较-翻转模式(Output Compare Toggle Mode)。 TIM2计数器时钟可表达为:TIM2 counter clock = TIMxCLK / (Prescaler +1) = 12 MHz 设置TIM2_CCR1寄存器值为32768,则CC1更新频率为TIM2计数器时钟频率除以CCR1寄存 ...
https://www.eeworm.com/dl/648/398947.html
下载: 37
查看: 1072

接口技术 数字电位器X9241与PIC单片机的接口及程序设计

X9241概述X9241是XICOR公司生产的、把4个E2POT数字电位器集成在单片的CMOS集成电路上的一种数字电位器。它包含4个电阻阵列,每个阵列包含63个电阻单元,在每个单元之间和2个端点之间都有被滑动单元访问的抽头点。滑动单元在阵列中的位置由用户通过2线串行总线接口控制。每个电阻阵列与1个滑动端计数寄存器(WCR)和4个8位数 ...
https://www.eeworm.com/dl/511/42447.html
下载: 179
查看: 1082

模拟电子 波形及序列信号发生器设计

设计由555、移位寄存器、D/A转换器、PLD等器件构成的多路序列信号输出和阶梯波输出的发生器电路,重点学习555、D/A转换器及可编程逻辑器件的原理及应用方法。用Proteus软件仿真;实验测试技术指标及功能、绘制信号波形。
https://www.eeworm.com/dl/571/21029.html
下载: 99
查看: 1085

单片机编程 单片机软件系统设计教程

  熟练运用C语言编程。   •熟练掌握和运用一款单片机。包括硬件结构、寄存器、外设、了解基本汇编指令等。   •熟悉一款集成开发环境及编译器。   •独立编写并调通2000行以上的小型程序。
https://www.eeworm.com/dl/502/29422.html
下载: 116
查看: 1027

存储器技术 理解并使用共享内存

上一个专栏讨论了执行模型和内核启动执行配置如何影响寄存器数量以及本地多处理器资源(比如共享内存,share memo~)。现在我们继续讨论内存的性能以及共享内存在reverseArray_multiblock_fast.CU中的使用。
https://www.eeworm.com/dl/525/42482.html
下载: 95
查看: 1054

系统设计方案 1.模拟并发进程共享的临界资源m1、m2

1.模拟并发进程共享的临界资源m1、m2,它联系着两个信号量sem1、sem2. 2.模拟并发进程的运行现场:通用寄存器i,程序计数器addr. 3.模拟三个并发进程.
https://www.eeworm.com/dl/678/121265.html
下载: 118
查看: 1179

操作系统开发 时间片轮转算法struct { int name //进程标识符 int status //进程状态 int ax,bx,cx,dx //进程现场信息

时间片轮转算法struct { int name //进程标识符 int status //进程状态 int ax,bx,cx,dx //进程现场信息,通用寄存器内容 int pc //进程现场信息,程序计数器内容 int psw //进程现场信息,程序状态字内容 int next //下一个进程控制块的位置 }pcbarea[n] ...
https://www.eeworm.com/dl/531/249081.html
下载: 190
查看: 1094

单片机开发 基于ICCAVR平台的

基于ICCAVR平台的,AVR系列单片机AT24C512驱动头文件,本头文件默认单片机频率为8M,I2C传输速率为400K,如果改变单片机频率,需要将i2cdelay()函数 BIT率寄存器TWBR的值进行修改
https://www.eeworm.com/dl/648/270676.html
下载: 153
查看: 1066

嵌入式/单片机编程 本课程设计主要解决用CPLD芯片编程

本课程设计主要解决用CPLD芯片编程,实现基本模型机中的CPU功能。为方便地址显示灯观测,地址寄存器仍用试验装置上的电路单元,微程序控制器也用实验板上的单元电路提供,CPU的其余各个模块全部写入CPLD中。
https://www.eeworm.com/dl/647/272500.html
下载: 172
查看: 1040

VHDL/FPGA/Verilog 伪随机序列发生器的vhdl算法 设计一个伪随机序列发生器

伪随机序列发生器的vhdl算法 设计一个伪随机序列发生器,采用的生成多项式为1+X^3+X^7。要求具有一个RESET端和两个控制端来调整寄存器初值(程序中设定好四种非零初值可选)。
https://www.eeworm.com/dl/663/293863.html
下载: 171
查看: 1113