搜索结果
找到约 4,175 项符合
ROM优化 的查询结果
按分类筛选
可编程逻辑 DAC34H84 HD2 性能优化与PCB布局建议
DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一 ...
可编程逻辑 Altera_CPLD的资源优化
04_Altera_CPLD的资源优化
可编程逻辑 Altera_FPGA的资源优化
03_Altera_FPGA的资源优化
可编程逻辑 Quartus II时序优化策略
02_Quartus II时序优化策
可编程逻辑 高级FPGA设计 结构、实现和优化
高级FPGA设计结构、实现和优化
作者:(美)克里兹著,孟宪元译;出版社:机械工程出版社
学FPGA不一定需要开发板,自己学会modelsim仿真、写testbench,用PC机仿真就能有不少长进。这些都看完,剩下的就靠做项目自己领悟,再加上高手指点。
《高级FPGA设计:结构、实现也优化》以FPGA设计为主题, ...
可编程逻辑 基于FPGA的传统DDS方法优化设计
基于FPGA的传统DDS方法优化设计
可编程逻辑 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
仿真技术 指令集仿真器自动生成技术及其优化
指令集仿真器(ISS)是现代DSP产品调试的有力工具,但ISS的开发会耗费很大的人力物力,同时其正确性亦无法得到很好的保证。ISS自动生成技术是解决以上问题的有效途径,论文描述了基于英飞凌公司Tricore的ISS自动生成的设计与实现,并对现有的自动生成技术做了一些优化,使自动产生的ISS具有更好的性能。
...
接口技术 C Core芯片SCI串口波特率容限优化
发现了C*Core国芯芯片中SCI发送与接受方波特率误差导致数据不匹配问题,分析了发送与接受方数据传输丢帧、误帧现象出现的根本原因,总结了SCI容限值与芯片主频及标准波特率之间规律,提出了解决问题的优化方案并通过C*Core C语言编写程序实现。实验证明,优化后的SCI初始化程序可确保SCI发送与接收方不受波特率设置值、芯片 ...
源码/资料 一个实验设计优化小程序
一个实验设计优化小程序