搜索结果
找到约 4,710 项符合
RAM配置 的查询结果
按分类筛选
可编程逻辑 Xilinx FPGA集成电路的动态老化试验
3 FPGA设计流程
完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后, ...
可编程逻辑 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
可编程逻辑 Altera可重配置PLL使用手册0414-3
Altera可重配置PLL使用手册0414-3。
可编程逻辑 远程配置Nios II处理器应用笔记
     通过以太网远程配置Nios II 处理器 应用笔记
Firmware in embedded hardware systems is frequently updated over the Ethernet. For
embedded systems that comprise a discrete microprocessor and the devices it controls, the
firmware is the software image run by the microprocessor. Wh ...
可编程逻辑 Nios II 系列处理器配置选项
    Nios II 系列处理器配置选项:This chapter describes the Nios® II Processor parameter editor in Qsys and SOPC Builder. The Nios II Processor parameter editor allows you to specify the processor features for a particular Nios II hardware system. This chapter covers the features of ...
可编程逻辑 PLB Block RAM(BRAM)接口控制器
基于RAM块的应用
可编程逻辑 WP374 Xilinx FPGA的部分重配置
WP374 Xilinx FPGA的部分重配置
可编程逻辑 XAPP058 -利用嵌入式微控制器实现Xilinx系统编程
 
Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具备在系统可编程性、可靠的引脚锁定以及JTAG 边界扫描测试功能。此强大的功能组合允许设计人员在进行重大更改时,仍能保留原始的器件引脚,从而避免重组 PC 板。通过利用嵌入式控制器从板载 RAM 或 EPROM 对这些CPLD 和 FPGA 编程,设计人员可轻松升级、修改和测试设 ...
可编程逻辑 WP253 - 简化FPGA配置设计过程
 
本文着重介绍了 Xilinx Platform Flash PROM 如何帮助系统和电路板设计人员简化 FPGA 配置设计。用于配置 FPGA 的可选解决方案有很多,但它们通常都需要大量的前期设计工作和时间。Platform Flash 是为配置 Xilinx FPGA 专门设计的一款包括硬件和软件支持在内的整体解决方案。 ...
可编程逻辑 基于Actel FPGA的双端口RAM设计
基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公司推出的专用双端口RAM 芯片解决了普通双端口RAM 内部竞争问题, ...