搜索结果
找到约 1,385 项符合
Quartus 的查询结果
按分类筛选
- 全部分类
- 技术资料 (566)
- VHDL/FPGA/Verilog (292)
- 学术论文 (102)
- 教程资料 (52)
- 可编程逻辑 (47)
- 其他 (39)
- 嵌入式/单片机编程 (29)
- 其他书籍 (24)
- 其他嵌入式/单片机内容 (15)
- 文章/文档 (12)
- 软件设计/软件工程 (12)
- 精品软件 (11)
- Quartus (11)
- 软件 (10)
- 技术教程 (9)
- VIP专区 (9)
- 书籍源码 (7)
- EDA相关 (6)
- 开发工具 (6)
- ALTERA FPGA开发软件 (6)
- 电子书籍 (6)
- 教程资料 (6)
- 源码 (5)
- 教程 (5)
- VHDL/Verilog/EDA源码 (5)
- 单片机开发 (5)
- 系统设计方案 (5)
- 软件工程 (4)
- 编译器/解释器 (4)
- 文件格式 (4)
- matlab例程 (4)
- 单片机编程 (3)
- 设计相关 (3)
- 通讯/手机编程 (3)
- 资料/手册 (3)
- 实用工具 (3)
- 嵌入式综合 (3)
- 中间件编程 (3)
- 应用设计 (2)
- 无线通信 (2)
- 加密解密 (2)
- 仿真技术 (2)
- 模拟电子 (2)
- 压缩解压 (2)
- Linux/Unix编程 (2)
- 串口编程 (2)
- 汇编语言 (2)
- 微处理器开发 (2)
- 邮电通讯系统 (2)
- 书籍 (1)
- 电路图 (1)
- 手册 (1)
- 经验 (1)
- 其他 (1)
- EDA (1)
- 电子书籍 (1)
- PCB相关 (1)
- 经验分享 (1)
- 接口技术 (1)
- Linux/uClinux/Unix编程 (1)
- DSP编程 (1)
- 驱动程序 (1)
- 操作系统开发 (1)
- 技术书籍 (1)
- 教材/考试/认证 (1)
- 集成开发环境 (1)
- DSP工具/软件 (1)
- 通信网络 (1)
- FPGA (1)
- 驱动编程 (1)
- Modem编程 (1)
- Java书籍 (1)
- 其他行业 (1)
技术资料 基于Altera系列器件的逻辑锁定方法学在FPGA设计中的应用
Altera 公司出品系列器件所用设计软件――Quartus®II,提供了一种其独有的优化方法:逻辑锁定(LogicLock)。本文介绍了一种在实际工程中应用逻辑锁定的方法,并加以仿真验
VHDL/FPGA/Verilog 这是我毕业设计做的一个SVPWM同步永磁交流电机的控制系统
这是我毕业设计做的一个SVPWM同步永磁交流电机的控制系统,里面除了一个SVPWM的驱动算法之外,还有一个步进电机的控制器,以及基于QUARTUS7.2的NIOS II控制核心,通过PC的串口可以控制同步永磁交流电机和步进电机进行精确的定位。该系统较复杂,运用的知识也比较多,在SVPWM算法,PID算法,步进电机控制方面,NIOS II的串口 ...
技术资料 FPGA的数字时钟的设计
该文档为基于FPGA的数字时钟的设计讲解文档,在QuartusⅡ开发环境下,用Verilog HDL硬件描述语言设计了一个可以在FPGA芯片上实现的数字
时钟.通过将设计代码下载到FPGA的开发平台Ahera DE2开发板上进行了功能验证.由于数字时钟的通用性
及Verilog HDL语言的可移植性,冈此本数字时钟可直接应用于各种不同系列的FPGA芯片的 ...
VHDL/FPGA/Verilog 这是一个基于FPGA/SOPC设计的简单串口程序
这是一个基于FPGA/SOPC设计的简单串口程序,是FPGA硬件和niosII软件编程的结合。对初学者有很大的借鉴意义。在Quartus6.1和niosII6.1环境下编译通过,并且下载到板子上运行成功
其他 基于FPGA的信号采集及频谱分析
基于FPGA的信号采集及频谱分析,用VHDL编写,压缩包里是Quartus下的工程。AD采样用状态机实现,并存入LPM_RAM。设计了一个UART模块(也是状态机实现的),可将数据发到PC机上。
技术资料 SOPC技术及应用
SOPC技术是美国Altrea公司于2000年最早提出的,并同时推出了相应的开发软件Quartus II。SOPC是基于FPGA解决方案的SOC,与ASIC的SOC解决方案相比,SOPC系统及其开发技术具有更多的特色。
技术资料 基于FPGA的IFFT处理器设计
本文首先通过分析 FFT 的Cooley-Tukey算法,从而导出相应的 IFFT 算法。本文采用
Altera 公司的 Cyclone II系列 FPGA 芯片中的 FFT megacore IP核来定制 IFFT 功能,最后
分别使用 Quartus II和 VHDL开发工具验证实现。
技术资料 DE0_User_manual
在FPGA项目开发中,掌握Altera DE0板与电脑的连接方法及Quartus软件的应用至关重要。这份手册详细指导了如何进行硬件设置和软件配置,是数字系统设计初学者和进阶用户的宝贵参考资料。
技术资料 通用异步收发器(UART)verilog程序
适用于嵌入式系统开发中的通信模块设计,基于Verilog实现通用异步收发器,通过Quartus II工具完成逻辑设计,并在SmartSOPC实验平台上验证RS232接口的硬件功能,支持实时数据传输与调试分析。
教程资料 MagicSOPC例程编译异常及解决方法
1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用M ...