搜索:QDR SRAM

找到约 505 项符合「QDR SRAM」的查询结果

结果 505
https://www.eeworm.com/dl/507957.html 可编程逻辑

高级FPGA教学实验指导书-逻辑设计

第一章、ALTERA QUATUSII 5.0 使用介绍...................................... 3 1. 概述.................................................................. 3 2. QUATUSII 设计过程..................................................... 5 2.1. 建立工程...................................... ...
下载 1
·
查看 139
https://www.eeworm.com/dl/841671.html 技术资料

ATmega48-88-168-cn中文手册

产品特性·高性能、低功耗的8位AVR@微处理器先进的RISC结构-131条指合-大多数指合的执行时间为单个时钟周期-32×8通用工作寄存器-全静态操作-工作于20MHz时性能高达20MIPS-只需两个时钟周期的硬件乘法器·非易失性的程序和数据存储器-4/8/16K字节的系统内可编程 Flash(ATmega48/88/168)擦写寿命:10,0 ...
下载 2
·
查看 446
https://www.eeworm.com/dl/896195.html 技术资料

高性能嵌入式MCU内核设计与功能扩展.rar

设计一种单时钟/机器周期的MCU是极具挑战性的,是MCU体系结构、数字电路设计与理论、MCU应用系统的综合运用.本文提出的设计思想、设计方法、运用的手段和工具、给出的实际硬件实现,对MCU系统的研究与开发具有实际的科研价值和实用意义,有一定的创新性,作为嵌入式系统的控制单元具有广阔的应用前景.本文 ...
下载 4
·
查看 9995
https://www.eeworm.com/dl/896973.html 技术资料

基于USB2.0的FPGA配置接口及实验开发评估板设计与实现.rar

信号与信息处理是信息科学中近几年来发展最为迅速的学科之一,随着片上系统(SOC,System On Chip)时代的到来,FPGA正处于革命性数字信号处理的前沿。基于FPGA的设计可以在系统可再编程及在系统调试,具有吞吐量高,能够更好地防止授权复制、元器件和开发成本进一步降低、开发时间也大大缩短等优点。然而,FPG ...
下载 3
·
查看 7835
https://www.eeworm.com/dl/897532.html 技术资料

基于SEP3203和FPGA的ΣΔDAC设计与实现.rar

嵌入式微处理器+FPGA双核心硬件架构充分地集合了嵌入式微处理器和FPGA的优势,形成了优势互补。嵌入式微处理器内部集成了丰富的外围接口的优势,降低系统的功耗和成本,提供强大的处理功能,成为系统的控制核心;而FPGA在丰富的逻辑资源、可重配置的灵活性方面占有很大的优势,适合于灵活多变的应用场 ...
下载 4
·
查看 8163
https://www.eeworm.com/dl/917753.html 技术资料

基于FPGA的JPEG压缩系统设计与实现

对弓网故障的检测在列车提速的今天显得尤其重要,原始故障图像数据量的巨大使实时存储和传输故障图像极其困难。JPEG作为一种低复杂度、高压缩比的图像压缩标准在多媒体、网络传输等领域得到广泛的应用。和相同图像质量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前静态图像中压缩比最高的。 F ...
下载 1
·
查看 6331
https://www.eeworm.com/dl/925046.html 技术资料

实验开发评估板设计与实现

信号与信息处理是信息科学中近几年来发展最为迅速的学科之一,随着片上系统(SOC,System On Chip)时代的到来,FPGA正处于革命性数字信号处理的前沿。基于FPGA的设计可以在系统可再编程及在系统调试,具有吞吐量高,能够更好地防止授权复制、元器件和开发成本进一步降低、开发时间也大大缩短等优点。然而,FPG ...
下载 8
·
查看 9712
https://www.eeworm.com/dl/948361.html 技术资料

ATMEGA32中文资料

产品特性 • 高性能、低功耗的 8 位AVR® 微处理器 • 先进的RISC 结构 – 131 条指令 – 大多数指令执行时间为单个时钟周期 – 32个8 位通用工作寄存器 – 全静态工作 – 工作于16 MHz 时性能高达16 MIPS – 只需两个时钟周期的硬件乘法器 • 非易失性程序和数据存储器 – 32K 字节的系统内可编程Flas ...
下载 7
·
查看 8790
https://www.eeworm.com/dl/514/8815.html 学术论文

液晶显示器控制系统研究与设计.rar

现代社会,以计算机技术为核心的信息技术迅速发展,信息容量呈爆炸式的增长,人们获得的信息的途径也越来越多,这其中人类获得的视觉信息很大部分是从各种各样的电子显示器件上获得的,随着微电子技术和材料工业的进步,图像显示技术飞速发展,出现了多种新型显示器,其中一些在显示品质上已经接近或者 ...
下载 76
·
查看 1110
https://www.eeworm.com/dl/502/31217.html 单片机编程

SPCE061A单片机硬件结构

SPCE061A单片机硬件结构 从第一章中SPCE061A的结构图可以看出SPCE061A的结构比较简单,在芯片内部集成了ICE仿真电路接口、FLASH程序存储器、SRAM数据存储器、通用IO端口、定时器计数器、中断控制、CPU时钟、模-数转换器AD、DAC输出、通用异步串行输入输出接口、串行输入输出接口、低电压监测低电压复位 ...
下载 88
·
查看 1096