搜索结果

找到约 10,000 项符合 Modelsim FPGA 的查询结果

按分类筛选

显示更多分类

教程资料 ETL-002 Altera Cyclone III系列FPGA开发板简介

ETL-002 FPGA开发板是以Altera公司的最新系列Cyclone III中的3C10为主芯片,并提供了极为丰富的芯片外围接口资源以及下载线,数据线以及资料光盘等。除了这些硬件外,我们还提供了十多个接口实验,并公开了电路原理图和实验的Verilog源代码,以便于大家对照学习,并可以在该开发板上进行二次开发。 ...
https://www.eeworm.com/dl/fpga/doc/32640.html
下载: 24
查看: 1111

教程资料 基于FPGA的恒温晶振频率校准系统的设计

为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进 ...
https://www.eeworm.com/dl/fpga/doc/32654.html
下载: 134
查看: 1112

教程资料 基于FPGA的相关干涉仪算法的研究与实现

提出一种利用FPGA实现相关干涉仪测向算法的方法,给出了测向系统的结构和组成框图,并详细介绍了FPGA内部模块的划分及设计流程,最后结合实际设计出一种实现方案,并讨论了该方案在宽带测向中较原有实现方式的优势。为了使算法更适于FPGA实现,提出了一种新的相位样本选取方法,并仿真验证了该方法与传统方法的等效性。 ...
https://www.eeworm.com/dl/fpga/doc/32664.html
下载: 195
查看: 1100

教程资料 基于FPGA的栈空间管理器的研究和设计

提出了一种将堆栈空间划分为任务栈和中断嵌套栈的设计结构,使堆栈空间最小化。采用VHDL硬件语言,在FPGA设备上模拟实现了具有自动检验功能的栈空间管理器。栈空间管理器由不同功能的逻辑模块组成,主要阐述了状态控制逻辑模块和地址产生逻辑模块的设计方法。 ...
https://www.eeworm.com/dl/fpga/doc/32667.html
下载: 113
查看: 1084

教程资料 在FPGA中基于信元的FIFO设计方法实战方法

  设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行FIFO设计。本文提供了一种基于信元的FIFO设计方法以供设计者在适当的时候选用。这种方法也适合于不定长包的处理。 ...
https://www.eeworm.com/dl/fpga/doc/32678.html
下载: 198
查看: 1115

教程资料 基于FPGA的多通道HDLC通信系统设计与实现

为了满足某测控平台的设计要求,设计并实现了基于FPGA的六通道HDLC并行通信系统。该系统以FPGA为核心,包括FPGA、DSP、485转换接口等部分。给出了系统的电路设计、关键模块及软件流程图。测试结果表明,系统通讯速度为1 Mb/s,并且工作稳定,目前该设计已经成功应用于某样机中。 ...
https://www.eeworm.com/dl/fpga/doc/32693.html
下载: 26
查看: 1230

教程资料 基于FPGA 的单精度浮点数乘法器设计

设计了一个基于FPGA的单精度浮点数乘法器.设计中采用改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,并提出对Wallace树产生的2个伪和采用部分相加的方式,提高了乘法器的运算速度;加入对特殊值的处理模块,完善了乘法器的功能.本设计在Altera DE2开发板上进行了验证. ...
https://www.eeworm.com/dl/fpga/doc/32711.html
下载: 172
查看: 1138

嵌入式综合 AAC高级音频解码基于FPGA上的SOC设计与实现

本文从数字音频压缩技术和VLSI 技术近些年的发展介绍出发,强调了数字音频压缩技术的发展离不开VLSI 设计,同时也促进VLSI的发展。这才使得现在音频的压缩率越来越高的同时,音乐的质量也得到了很大的提升,而本文就主要介绍了一种压缩率非常高的最新音频格式:AAC 的音频解码器在FPGA 上的设计以及实现。 ...
https://www.eeworm.com/dl/566/35691.html
下载: 145
查看: 1129

嵌入式综合 基于FPGA和51单片机信号发生器设计

为了降低传统函数信号发生器成本,改善函数信号发生器低频稳定性,本文结合FPGA和51单片机设计并实现了产生以0.596Hz频率精度各种函数信号。函数信号频率、波形、幅度由51单片机控制,并用LCD显示函数信号相关信息。本文设计的信号发生器易维护、可以软件升级,从而得到更高频率精度的函数信号满足不同场合设计的需要。 ...
https://www.eeworm.com/dl/566/35727.html
下载: 144
查看: 1183

可编程逻辑 [SBBS_PT].《深入浅出玩转FPGA》随书光盘.iso

[SBBS_PT].《深入浅出玩转FPGA》随书光盘.iso
https://www.eeworm.com/dl/kbcluoji/38658.html
下载: 104
查看: 1205