搜索结果
找到约 1,850 项符合
Mhz 的查询结果
按分类筛选
- 全部分类
- 技术资料 (823)
- 单片机开发 (271)
- 单片机编程 (112)
- 学术论文 (82)
- 汇编语言 (49)
- VHDL/FPGA/Verilog (45)
- 嵌入式/单片机编程 (36)
- 模拟电子 (34)
- 其他 (28)
- 其他嵌入式/单片机内容 (22)
- 电源技术 (20)
- 无线通信 (16)
- 系统设计方案 (16)
- 微处理器开发 (15)
- 文章/文档 (14)
- 可编程逻辑 (12)
- VIP专区 (12)
- 通信网络 (11)
- DSP编程 (10)
- 其他书籍 (10)
- 教程资料 (10)
- ARM (9)
- 电子书籍 (9)
- 技术书籍 (8)
- 嵌入式综合 (8)
- RFID编程 (8)
- 串口编程 (7)
- 书籍源码 (6)
- 通讯编程文档 (6)
- 软件设计/软件工程 (6)
- PCB相关 (5)
- 行业应用文档 (5)
- 技术管理 (5)
- Delphi控件源码 (5)
- 源码 (4)
- 书籍 (4)
- 手册 (4)
- 设计相关 (4)
- 通讯/手机编程 (4)
- 资料/手册 (4)
- 测试测量 (4)
- 嵌入式Linux (4)
- matlab例程 (4)
- 邮电通讯系统 (4)
- 应用设计 (3)
- 经验分享 (3)
- PCB图/BOM单/原理图 (3)
- 开发工具 (3)
- 电子技术 (3)
- 教程资料 (3)
- Linux/Unix编程 (3)
- Java编程 (3)
- 文件格式 (3)
- 中间件编程 (3)
- C/C++语言编程 (2)
- 电路图 (2)
- 接口技术 (2)
- 加密解密 (2)
- 操作系统开发 (2)
- 其他文档 (2)
- 传感与控制 (2)
- Datasheet (2)
- 压缩解压 (2)
- USB编程 (2)
- 精品软件 (2)
- 软件 (1)
- 其他 (1)
- uCOS编程 (1)
- 开关电源 (1)
- 仿真技术 (1)
- 电子元器件应用 (1)
- 技术教程 (1)
- 单片机相关 (1)
- DSP工具/软件 (1)
- 机械电子 (1)
- 教程资料 (1)
- 教程资料 (1)
- 语音压缩 (1)
- SCSI/ASPI (1)
- 企业管理 (1)
- 数学计算 (1)
- uCOS (1)
- 人工智能/神经网络 (1)
- FlashMX/Flex源码 (1)
- 其他行业 (1)
- 交通/航空行业 (1)
- Windows CE (1)
- MTK (1)
技术资料 基于FPGA的高速采样自适应滤波系统的研究
自适应滤波器的硬件实现一直是自适应信号处理领域研究的热点。随着电子技术的发展,数字系统功能越来越强大,对器件的响应速度也提出更高的要求。 本文针对用通用DSP 芯片实现的自适应滤波器处理速度低和用HDL语言编写底层代码用FPGA实现的自适应滤波器开发效率低的缺点,提出了一种基于DSP Builder系统建模的设计方法。以 ...
技术资料 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现
现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波 ...
技术资料 基于ARM和光纤传感技术的动态称重系统研究
在利益的驱使下,超限运输在世界各地已成为了普遍现象。这给国家带来了诸多经济和社会问题。实践证明动态称重系统(WIM)能有效地抑制超限运输,但同时也存在部分问题,这些问题的解决有赖于国家相关法规的出台,也有赖于关键测量设备(WIM系统)性能的提高。 由于应变式称重传感器容易受到各种环境干扰,对环境适应性差, ...
技术资料 卷积码在CDMA2000中的应用及其译码器FPGA实现
数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准 ...
技术资料 (2,1,9)软判决Viterbi译码器的设计与FPGA实现
卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
技术资料 椭圆曲线密码体制中标量乘法运算的优化和FPGA实现
信息技术的不断发展,对信息的安全提出了更高的要求.在应用公钥密码体制的时候,对密钥长度要求越来越大,处理的速度要求越来越快.而基于椭圆曲线离散对数问题的椭圆曲线密码体制,因其每比特最大的安全性,受到了越来越广泛的注意.椭圆曲线密码体制(ECC:Elliptic Curve Cryptosystem)的快速实现也成为一个关注的方面.该文按照确 ...
技术资料 基于FPGA的光接收机数据恢复电路
随着信息产业的不断发展,人们对数据传输速率要求越来越高,从而对数据发送端和接收端的性能都提出了更高的要求。接收机的一个重要任务就是在于克服各种非理想因素的干扰下,从接收到的被噪声污染的数据信号中提取同步信息,并进而将数据正确的恢复出来。而数据恢复电路是光纤通信和其他许多类似数字通信领域中不可或缺的关键电 ...
技术资料 真实感图形绘制中明暗效果的FPGA实现
计算机图形学中真实感成像包括两部分内容:物体的精确图形表示;场景中光照效果的适当的描述。光照效果包括光的反射、透明性、表面纹理和阴影。对物体进行投影,然后再可见面上产生自然光照效果,可以实现场景的真实感显示。光照明模型主要用于物体表面某点处的光强度计算。面绘制算法是通过光照模型中的光强度计算,以确定 ...
Datasheet GD32F103xxx
相比意法半导体的STM32,实话实说,先说优点:
1、内核是Cortex-M3的升级版,兼容Cortex-M3,实现了Flash的零等待技术,没有了提取指令的时间,代码执行效率更高了。通俗的说就是代码执行速度变快了。
2、同样的XX32F103系列芯片,主频上,ST的最高72MHz,GD的能达到108MHz,代码执行速度会更快。
3、Flash和RAM的容量更大 ...
学术论文 基于FPGA的Viterbi译码器设计与实现.rar
卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计 ...