搜索结果
找到约 50 项符合
MaxplusII 的查询结果
按分类筛选
VHDL/FPGA/Verilog 通过用硬件描述语言(VHDL)描述除法器
通过用硬件描述语言(VHDL)描述除法器,并进行模拟验证,加深对二进制数运算方法的理解。
设计平台:MaxPlusII
压缩文件内有详细设计报告
VHDL/FPGA/Verilog 用vhdl的4x4的数据选择器
用vhdl的4x4的数据选择器,在maxplusII下编译、仿真通过。是构成大型数字电路的重要部件。适合vhdl初学者分析学习。
加密解密 硬件求解平方根源代码加密 (硬件求解平方根的
硬件求解平方根源代码加密 (硬件求解平方根的,将license添加到原有的MaxplusII或QuartusII的license中就可以直接使用,但源代码加密。altera提供 )
VHDL/FPGA/Verilog VHDL语言编写一个汽车尾灯显示的程序
VHDL语言编写一个汽车尾灯显示的程序,在maxplusII平台下运行,可以下载到芯片在实验箱上可以看到不同情况下汽车尾灯的不同显示
VHDL/FPGA/Verilog 通过对用硬件描述语言VHDL表示的某个专用部件(如中断控制器、差错控制码编码/译码器
通过对用硬件描述语言VHDL表示的某个专用部件(如中断控制器、差错控制码编码/译码器,此为译码器)的代码分析,构建它的逻辑结构,加深对相关部件设计技术的理解。
试验平台:MaxPlusII
技术资料 PC机与CPLD通信问题的研究
根据PC 机作为上位机和下位机的CPLD 串行通信的特点,简介上位机VB 程序的编写;详述在EDA 软件MAXPLUSII 的环境下,利用AHDL 语言,编写下位机程序。此设计具有波特率高、传输准确等
技术资料 maxplus2crack
Altera公司的免费PLD开发软件Altera公司的免费PLD开发软件,界面与标准版的MaxplusII完全一样,只支持MAX7000和MAX3000系列器件,本身支持不复杂的VHDL和Verilog综合,软件较小
技术资料 分时复用在CPLD 设计变频系统中的应用
简要介绍利用MaxplusII 软件来实现VVVF 控制SPWM 变频调速的方法。设计中提出一种三相分时运算思路, 详细阐明其具体实现方式。试验证明,CPLD 应用于变频调速系统控制是非常有效的, 使
技术资料 Altera_FPGA-CPLD_学习笔记
Xilinx,Altera,Lattice 是可编程器件的主要三个生产厂家。最近领导安排叫我学 习Altera 的FPGA,以前主要接触的Xilinx 的东西多一些。所以一上手感觉生疏, 特别是QuartusII 软件。
Quartus II 是Altera 公司新一代的FPGA/CPLD 开发环境。前一代Max+plusII 开 发环境Altera 公司已经不再提供新的版本。所以今后学习还是应用 ...
技术资料 基于FPGA的图像边缘检测器的研究和设计
· 摘要:  在构建了一种基于联DSP+FPGA图像处理系统的基础上,论述了一个基于EDA技术的、用FPGA实现图像边缘检测协处理器的设计过程,包括边缘检测算法的选择、系统FPGA的VHDL设计实现和在MAXPLUSII开发环境下的相关仿真结果.该协处理器的像素处理方式采用全硬件并行及流水线技术,经验证,和单独采用单片机或DSP系 ...