搜索结果
找到约 908 项符合
Max-Int 的查询结果
学术论文 基于FPGA的全同步数字频率计的设计
频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各 ...
设计相关 独立蜂鸣煤气报警
HT45F43
特性特性特性特性
MCU 特性:内建 2x OPAs & 2x Comparators, EEPROM,
HIRC 4MHz + 32K LIRC,节省外部器件
传感器:电化学 Sensor(ME2-CO)
电源电压:9V 碱性电池
高音量蜂鸣器输出:(>85DB)
待机电流:Typ.21uA, Max.27uA
低电压检测:7.5V
自测 / 校准功能
LED 显示:红、黄、 ...
行业应用文档 基于VHDL语言的卷积码编解码器的设计
本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计(2,1,6)卷积码编解码器的方法。
资料/手册 DS18B20中文资料
FEATURES
Unique 1-Wire interface requires only one port pin for communication
Multidrop capability simplifies distributed temperature sensing applications
Requires no external components
Can be powered from data line. Power supply range is 3.0V to 5.5V
Zero standby power required
Measur ...
技术书籍 《智能系统的研究与发展 二十六》
·《智能系统的研究与发展 二十六》(Research and Development in Intelligent Systems XXVI)(Max Barmer & Richard Ellis)文字版[PDF]
技术书籍 硬件工程师手册
目 录
第一章 概述 3
第一节 硬件开发过程简介 3
§1.1.1 硬件开发的基本过程 4
§1.1.2 硬件开发的规范化 4
第二节 硬件工程师职责与基本技能 4
§1.2.1 硬件工程师职责 4
§1.2.1 硬件工程师基本素质与技术 5
第二章 硬件开发规范化管理 5
第一节 硬件开发流程 5
§3.1.1 硬件开发流程文件介绍 5
§3.2.2 硬 ...
教程资料 文中介绍了QPSK调制解调的原理
文中介绍了QPSK调制解调的原理,并基于FPGA实现了QPSK调制解调电路。MAX+PLUSII环境下的仿真结果表明了该设计的正确性。
教程资料 基于FPGA 的出租车计价器系统设计
摘要: 本文介绍了基于FPGA 的出租车计价器系统的功能、设计思想和实现, 该设计采用模块化自上而下的层次化设计,顶\r\n层设计有5 个模块,各模块中子模块采用VHDL 或图形法设计。在Max+plusⅡ下实现编译、仿真等,最后成功下载到FPGA 芯\r\n片中。完成了可预置自动计费、自动计程、计时、空车显示等多功能计价器。由于FPGA 具 ...
教程资料 CPLD设计实现智能机器小车主要完成寻迹功能等
智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作 ...
教程资料 FPGA数字钟的设计
FPGA数字钟的设计,用VHDL语言编程,max+plus仿真,可在实际电路中验证