搜索结果
找到约 1,850 项符合
MHz 的查询结果
按分类筛选
- 全部分类
- 技术资料 (823)
- 单片机开发 (271)
- 单片机编程 (112)
- 学术论文 (82)
- 汇编语言 (49)
- VHDL/FPGA/Verilog (45)
- 嵌入式/单片机编程 (36)
- 模拟电子 (34)
- 其他 (28)
- 其他嵌入式/单片机内容 (22)
- 电源技术 (20)
- 无线通信 (16)
- 系统设计方案 (16)
- 微处理器开发 (15)
- 文章/文档 (14)
- 可编程逻辑 (12)
- VIP专区 (12)
- 通信网络 (11)
- DSP编程 (10)
- 其他书籍 (10)
- 教程资料 (10)
- ARM (9)
- 电子书籍 (9)
- 技术书籍 (8)
- 嵌入式综合 (8)
- RFID编程 (8)
- 串口编程 (7)
- 书籍源码 (6)
- 通讯编程文档 (6)
- 软件设计/软件工程 (6)
- PCB相关 (5)
- 行业应用文档 (5)
- 技术管理 (5)
- Delphi控件源码 (5)
- 源码 (4)
- 书籍 (4)
- 手册 (4)
- 设计相关 (4)
- 通讯/手机编程 (4)
- 资料/手册 (4)
- 测试测量 (4)
- 嵌入式Linux (4)
- matlab例程 (4)
- 邮电通讯系统 (4)
- 应用设计 (3)
- 经验分享 (3)
- PCB图/BOM单/原理图 (3)
- 开发工具 (3)
- 电子技术 (3)
- 教程资料 (3)
- Linux/Unix编程 (3)
- Java编程 (3)
- 文件格式 (3)
- 中间件编程 (3)
- C/C++语言编程 (2)
- 电路图 (2)
- 接口技术 (2)
- 加密解密 (2)
- 操作系统开发 (2)
- 其他文档 (2)
- 传感与控制 (2)
- Datasheet (2)
- 压缩解压 (2)
- USB编程 (2)
- 精品软件 (2)
- 软件 (1)
- 其他 (1)
- uCOS编程 (1)
- 开关电源 (1)
- 仿真技术 (1)
- 电子元器件应用 (1)
- 技术教程 (1)
- 单片机相关 (1)
- DSP工具/软件 (1)
- 机械电子 (1)
- 教程资料 (1)
- 教程资料 (1)
- 语音压缩 (1)
- SCSI/ASPI (1)
- 企业管理 (1)
- 数学计算 (1)
- uCOS (1)
- 人工智能/神经网络 (1)
- FlashMX/Flex源码 (1)
- 其他行业 (1)
- 交通/航空行业 (1)
- Windows CE (1)
- MTK (1)
系统设计方案 提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中
提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中抗干扰编译码的需求。
其他嵌入式/单片机内容 MSP430F149串口行实验程序 //使用ADC12采集实验,将采集到数据送向PC.(序列单次采集,采用定时器A作为时钟源) //P3.4为发送,P3.5为接收 晶体使32768HZ/8MHZ.
MSP430F149串口行实验程序
//使用ADC12采集实验,将采集到数据送向PC.(序列单次采集,采用定时器A作为时钟源)
//P3.4为发送,P3.5为接收 晶体使32768HZ/8MHZ. 串行波特率B/S
//使用SMCLK作为波特率发器时,不能使用LPM2,LPM3!
VHDL/FPGA/Verilog 高速FIFO
高速FIFO,verilog设计。速度高达130Mhz
单片机开发 这是关于DS18B20的读写程序,数据脚P2.2,晶振12MHZ温度传感器18B20汇编程序,采用器件默认的12位转化,最大转化时间750微秒特点能精确到0.5摄氏度
这是关于DS18B20的读写程序,数据脚P2.2,晶振12MHZ温度传感器18B20汇编程序,采用器件默认的12位转化,最大转化时间750微秒特点能精确到0.5摄氏度
VHDL/FPGA/Verilog 用层次化设计完成倒计时装置 输入:16位二进制倒计时起始数字、倒计时起始数字的输入使能信号、 倒计时开始信号、复位信号、1MHz时钟信号、10Hz时钟信号。 输出:数码管数据信号及宣统信号
用层次化设计完成倒计时装置
输入:16位二进制倒计时起始数字、倒计时起始数字的输入使能信号、
倒计时开始信号、复位信号、1MHz时钟信号、10Hz时钟信号。
输出:数码管数据信号及宣统信号,倒计时结束信号。
VHDL/FPGA/Verilog 智能频率计 1. 频率测量范围为1Hz~1MHz 2. 当频率在1KHz以下时采用测周方法 其它情 况采用测频方法.二者之间自动转换 3. 测量结果显示在数码管上,单位可以是Hz
智能频率计
1. 频率测量范围为1Hz~1MHz
2. 当频率在1KHz以下时采用测周方法 其它情
况采用测频方法.二者之间自动转换
3. 测量结果显示在数码管上,单位可以是Hz(H)、
KHz(AH)或MHz(BH)。
4. 测量过程不显示数据,待测量结果结束后,直接显示结果。 ...
单片机开发 This program prints the C8051F124 die temperature out the hardware UART at 115200bps. This example u
This program prints the C8051F124 die temperature out the hardware UART at 115200bps. This example uses the internal 24.5MHz oscillator multiplied by 2 using the on-chip PLL (SYSCLK = 49MHz).
技术资料 按性能规格分类的运算放大器选型指南
ADI公司按性能规格分类的运算放大器选型指南,包含:
精密放大器 (VOS < 1 mV,带宽 < 50 MHz)
高速放大器 (带宽 > 50 MHz)
电源技术 AX3514-V1 6资料
1.2MHz 2A Synchronous Step-Down converter