搜索结果
找到约 37 项符合
ISPLEVER 的查询结果
按分类筛选
并行计算 SINE COSINE三角函数硬件实现代码
SINE COSINE三角函数硬件实现代码,采用LATTICE ISPLEVER6.0开发。
VHDL/FPGA/Verilog 用lattice XP3 demo板设计的VGA信号发生器
用lattice XP3 demo板设计的VGA信号发生器,编译平台ispLEVER6
教程资料 在CPLD内实现声调和时间的控制
在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
编译器/解释器 在CPLD内实现声调和时间的控制
在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
技术资料 Lattice FPGA开发软件基础应用教程
该使用指南适用于初次使用ispLEVER软件或者不常使用该软件的工程设计人员,它可以帮助你去了解不同的处理过程,使用各种工具,以及熟悉ispLEVER产生的各种报告。在进行下一步时,可以准备一个设计,以此去了解设计的仿真,功耗的计算,静态时序分析,以及以时序驱动的布局和布线,检查由软件输出的报告等。以此设计为例,你 ...
可编程逻辑 通用阵列逻辑GAL实现基本门电路的设计
通用阵列逻辑GAL实现基本门电路的设计
一、实验目的
1.了解GAL22V10的结构及其应用;
2.掌握GAL器件的设计原则和一般格式;
3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计;
4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。
二、实验原理
1. 通用阵列逻辑GAL22V10
通用阵列逻辑GAL是由可编程的与阵列、固定( ...