搜索结果

找到约 9,316 项符合 IP协议 的查询结果

按分类筛选

显示更多分类

无线通信 基于ZigBee协议栈的无线传感器网络的设计

首先介绍了无线传感器网络的基本拓扑结构与传感器节点的结构,详细说明了基于ZigBee协议栈的无线传感网络的建立过程,包括协调器启动及建立网络、传感器节点启动及加入网络、传感器节点与协调器之间建立绑定以及传感器节点向协调器发送数据的过程。设计了基于ZigBee协议栈的无线传感网络系统。以采集温度信息为例,协调器能 ...
https://www.eeworm.com/dl/510/36303.html
下载: 176
查看: 1073

无线通信 基于SOPC技术的异步串行通信IP核的设计

介绍了SoPC(System on a Programmable Chip)系统的概念和特点,给出了基于PLB总线的异步串行通信(UART)IP核的硬件设计和实现。通过将设计好的UART IP核集成到SoPC系统中加以验证,证明了所设计的UART IP核可以正常工作。该设计方案为其他基于SoPC系统IP核的开发提供了一定的参考。 ...
https://www.eeworm.com/dl/510/36358.html
下载: 183
查看: 1061

无线通信 DTU在组态软件中的应用

GPRS、CDMA及现在很热门的3G网络都属于广域无线,这些通信方式具有覆盖范围广、组网灵活快捷、运行成本低等优点。被广泛应用于电力系统、工业监控、交通管理、气象、水处理、环境监控、金融证券、煤矿、石油等行业。DTU是基于上述无线网络的无线数传设备,其提供了一个透明的数据传输通道,用户无需了解复杂的TCP/IP、PPP等 ...
https://www.eeworm.com/dl/510/36511.html
下载: 179
查看: 1034

开发工具 如何仿真IP核(建立modelsim仿真库完整解析)

  IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库的模块 ...
https://www.eeworm.com/dl/550/37748.html
下载: 185
查看: 1041

可编程逻辑 7.4 基于IP CORE的BLOCK RAM设计修改稿

7.4 基于IP CORE的BLOCK RAM设计修改稿。
https://www.eeworm.com/dl/kbcluoji/38710.html
下载: 20
查看: 1064

可编程逻辑 通过FPGA提高工业应用灵活性的5种方法

  可编程逻辑器件(PLD)是嵌入式工业设计的关键元器件。在工业设计中,PLD已经从提供简单的胶合逻辑发展到使用FPGA作为协处理器。该技术在通信、电机控制、I/O模块以及图像处理等应用中支持 I/O 扩展,替代基本的微控制器 (MCU) 或者数字信号处理器 (DSP)。   随着系统复杂度的提高,FPGA还能够集成整个芯片系 ...
https://www.eeworm.com/dl/kbcluoji/38913.html
下载: 121
查看: 1018

可编程逻辑 定制简单LED的IP核的设计源代码

定制简单LED的IP核的设计源代码
https://www.eeworm.com/dl/kbcluoji/39099.html
下载: 23
查看: 1063

可编程逻辑 自学ZedBoard:使用IP通过ARM PS访问FPGA(源代码)

  这一节的目的是使用XPS为ARM PS 处理系统 添加额外的IP。从IP Catalog 标签添加GPIO,并与ZedBoard板子上的8个LED灯相连。当系统建立完后,产生bitstream,并对外设进行测试。本资料为源代码,原文设计过程详见:【 玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访问FPGA?】   硬件平台:Digilent ...
https://www.eeworm.com/dl/kbcluoji/39119.html
下载: 163
查看: 1064

可编程逻辑 使用LabVIEW FPGA模块设计IP核

对于利用LabVIEW FPGA实现RIO目标平台上的定制硬件的工程师与开发人员,他们可以很容易地利用所推荐的组件设计构建适合其应用的、可复用且可扩展的代码模块。基于已经验证的设计进行代码模块开发,将使现有IP在未来应用中得到更好的复用,也可以使在不同开发人员和内部组织之间进行共享和交换的代码更好服用 ...
https://www.eeworm.com/dl/kbcluoji/39207.html
下载: 158
查看: 1030

可编程逻辑 基于Quartus II免费IP核的双端口RAM设计实例

  QuartusII中利用免费IP核的设计   作者:雷达室   以设计双端口RAM为例说明。   Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
https://www.eeworm.com/dl/kbcluoji/39283.html
下载: 187
查看: 1138