搜索结果
找到约 828 项符合
FIFO 的查询结果
按分类筛选
- 全部分类
- 技术资料 (292)
- VHDL/FPGA/Verilog (146)
- 操作系统开发 (76)
- 学术论文 (44)
- 单片机开发 (30)
- 其他 (16)
- 单片机编程 (15)
- Linux/Unix编程 (15)
- 其他嵌入式/单片机内容 (15)
- 嵌入式/单片机编程 (13)
- 系统设计方案 (12)
- 教程资料 (11)
- USB编程 (11)
- 微处理器开发 (8)
- VIP专区 (8)
- 书籍源码 (7)
- 其他书籍 (6)
- 可编程逻辑 (6)
- 源码 (5)
- DSP编程 (5)
- 嵌入式综合 (5)
- Java编程 (5)
- 软件设计/软件工程 (5)
- 通讯/手机编程 (4)
- 通信网络 (4)
- 串口编程 (4)
- 数据结构 (4)
- 并行计算 (4)
- 压缩解压 (3)
- 文件格式 (3)
- 汇编语言 (3)
- 通讯编程文档 (3)
- 文章/文档 (3)
- VHDL/Verilog/EDA源码 (2)
- 接口技术 (2)
- 传感与控制 (2)
- 电子书籍 (2)
- 磁盘编程 (2)
- 网络 (2)
- 数学计算 (2)
- uCOS (2)
- 嵌入式Linux (2)
- 手册 (1)
- 数值算法/人工智能 (1)
- 驱动程序 (1)
- 数据库系统 (1)
- 仿真技术 (1)
- 其他文档 (1)
- 软件工程 (1)
- 单片机相关 (1)
- 开发工具 (1)
- 模拟电子 (1)
- 驱动编程 (1)
- 教育系统应用 (1)
- 语音压缩 (1)
- SCSI/ASPI (1)
- *行业应用 (1)
- matlab例程 (1)
- 中间件编程 (1)
- VC书籍 (1)
- 行业发展研究 (1)
学术论文 基于FPGA的数据处理与传输系统研究
随着现场可编程门阵列(FPGA,Field Programmable Gate Array)的出现,由于其具有集成度高、体积小,可在线编程、开发周期短等优点,因此FPGA被越来越多的应用于数据采集与处理系统中。 论文首先简要介绍了数据采集与处理系统的现状、存在的问题、以及发展的趋势。本数据处理与传输系统采用了ALTERA公司的FPGA芯片,整个系统 ...
操作系统开发 功能介绍: l 输入进程P总共有的页面数
功能介绍:
l 输入进程P总共有的页面数,l 并输入系统已经在内存中分配的页面数。当所分配的页面数大于进程P的页面数时,l 则不l 需要进行页面调度工作。
l 由进程P的页面数目,l 程序随机生成一些访问内存的页面号,l 为简化程序,l 这些页面号的数目同l 进程P的进程数目一致(这个缺陷也有待改进)。
l 由用户选择FIFO算 ...
操作系统开发 设计一个请求页式存储管理方案。并编写模拟程序实现。 产生一个需要访问的指令地址流。它是一系列需要访问的指令的地址。为不失一般性
设计一个请求页式存储管理方案。并编写模拟程序实现。
产生一个需要访问的指令地址流。它是一系列需要访问的指令的地址。为不失一般性,你可以适当地(用人工指定地方法或用随机数产生器)生成这个序列。为简单起见,页面淘汰算法采用FIFO页面淘汰算法,并且在淘汰一页时,只将该页在页表中抹去。而不再判断它是否被改写过 ...
技术资料 基于FPGA的数据处理与传输系统研究.rar
随着现场可编程门阵列(FPGA,Field Programmable Gate Array)的出现,由于其具有集成度高、体积小,可在线编程、开发周期短等优点,因此FPGA被越来越多的应用于数据采集与处理系统中。 论文首先简要介绍了数据采集与处理系统的现状、存在的问题、以及发展的趋势。本数据处理与传输系统采用了ALTERA公司的FPGA芯片,整个系统 ...
技术资料 基于FPGA的数据处理与传输系统研究
随着现场可编程门阵列(FPGA,Field Programmable Gate Array)的出现,由于其具有集成度高、体积小,可在线编程、开发周期短等优点,因此FPGA被越来越多的应用于数据采集与处理系统中。 论文首先简要介绍了数据采集与处理系统的现状、存在的问题、以及发展的趋势。本数据处理与传输系统采用了ALTERA公司的FPGA芯片,整个系统 ...
技术资料 HS-3282 DataSheet
The HS-3282 is a high performance CMOS bus interface
circuit that is intended to meet the requirements of ARINC
Specification 429, and similar encoded, time multiplexed
serial data protocols. This device is intended to be used with
the HS-3182, a monolithic Dl bipolar differential line driver
design ...
通信网络 基于FPGA的10M/100M以太网控制器的设计
介绍了一种10M/ 100M 以太网控制器的实现方法,该控制器以FIFO 作为帧缓存,通过程序设计实现10M/ 100M 自适应,设计中采用WS 接口,提高了设计的灵活行,可以实现与其他SOC 的互连[1 ] ,该设计采用VerilogHDL 硬件描述语言编程,基于ISE 开发环境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上实现。关键词:以太网MA ...
可编程逻辑 XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存储器桥
 
The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of DDR-SDRAM memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Spec ...
技术资料 FT2232电路板原理图
USB转2串口芯片,高速传输数据详细介绍:它可以实现USB到两个串行UART、FIFO、Bit-Bang IO接口,并且还可以配成MPSSE,I2C,JTAG及SPI总线。1、 芯片内部整合了上电复位电路,节约成本。2、 内部整合电平转换器,使IO电平支持5V和3.3V。3、 通过外挂的EEPROM,用于IO配置及储存USB VID和PID。4、 提供各种操作系统下的驱动 ...
技术资料 基于FPGA的图像处理加速研究
随着微电子技术的高速发展,实时图像处理在多媒体、图像通信等领域有着越来越广泛的应用。FPGA就是硬件处理实时图像数据的理想选择,基于FPGA的图像处理专用系统的研究将成为信息产业的新热点。 本文详细介绍了一种实时监控图像处理系统的设计方案,实现了具有前端视频采集系统、图像预处理功能系统、图像显示系统。该系统 ...