搜索结果
找到约 828 项符合
FIFO 的查询结果
按分类筛选
- 全部分类
- 技术资料 (292)
- VHDL/FPGA/Verilog (146)
- 操作系统开发 (76)
- 学术论文 (44)
- 单片机开发 (30)
- 其他 (16)
- 单片机编程 (15)
- Linux/Unix编程 (15)
- 其他嵌入式/单片机内容 (15)
- 嵌入式/单片机编程 (13)
- 系统设计方案 (12)
- 教程资料 (11)
- USB编程 (11)
- 微处理器开发 (8)
- VIP专区 (8)
- 书籍源码 (7)
- 其他书籍 (6)
- 可编程逻辑 (6)
- 源码 (5)
- DSP编程 (5)
- 嵌入式综合 (5)
- Java编程 (5)
- 软件设计/软件工程 (5)
- 通讯/手机编程 (4)
- 通信网络 (4)
- 串口编程 (4)
- 数据结构 (4)
- 并行计算 (4)
- 压缩解压 (3)
- 文件格式 (3)
- 汇编语言 (3)
- 通讯编程文档 (3)
- 文章/文档 (3)
- VHDL/Verilog/EDA源码 (2)
- 接口技术 (2)
- 传感与控制 (2)
- 电子书籍 (2)
- 磁盘编程 (2)
- 网络 (2)
- 数学计算 (2)
- uCOS (2)
- 嵌入式Linux (2)
- 手册 (1)
- 数值算法/人工智能 (1)
- 驱动程序 (1)
- 数据库系统 (1)
- 仿真技术 (1)
- 其他文档 (1)
- 软件工程 (1)
- 单片机相关 (1)
- 开发工具 (1)
- 模拟电子 (1)
- 驱动编程 (1)
- 教育系统应用 (1)
- 语音压缩 (1)
- SCSI/ASPI (1)
- *行业应用 (1)
- matlab例程 (1)
- 中间件编程 (1)
- VC书籍 (1)
- 行业发展研究 (1)
技术资料 由μClinux 与MC68VZ328 构成数字存储示波器
介绍嵌入式μClinux 操作系统; 在该操作系统上使用Motorola MC68VZ328 CPU、FIFO 存储器, 设计实现一种数字存储示波器; 在软件实现上, 利用μClinux 的多
技术资料 基于FPGA的串行RapidIO-PCI转接桥设计
针对传统总线PCI存在的问题,提出异步FIFO存储转发模式的串行RapidIO-PCI转接桥方案,介绍RapidIO高速总线的体系结构及其性能优势,根据PCI和RapidIO协议,给出转接桥关键部分结
串口编程 一个简单的SPI IP核
一个简单的SPI IP核,SPI Core Specifications 可以从说明文档中找到!
The simple Serial Peripheral Interface core is an enhanced version of the Serial Peripheral Interface found on Motorola s M68HC11 family of CPUs. The Serial Peripheral Interface is a serial, synchronous communication protocol ...
驱动程序 STM32F103VET6驱动CMOS摄像头
程序为STM32F103VET6驱动CMOS摄像头OV7670的程序。采用AL422B作为FIFO帧缓冲,显示采用3.5寸TFT ILI9481,单片机FSMC方式驱动TFT,非常好用。-
VHDL/FPGA/Verilog 使用Libero提供的异步通信IP核实现UART通信
使用Libero提供的异步通信IP核实现UART通信,并附带仿真程序。UART设置为1位开始位,8位数据位,1位停止位,无校验。且UART发送自带2级FIFO缓冲,占用FPGA面积很小。
技术资料 STM32F103VET6驱动CMOS摄像头
程序为STM32F103VET6驱动CMOS摄像头OV7670的程序。采用AL422B作为FIFO帧缓冲,显示采用3.5寸TFT ILI9481,单片机FSMC方式驱动TFT,非常好用。-
技术资料 SC16C550应用实例
SC16C550 是PHILIPS 推出的一款高性能的UART 芯片,其具有16 字节FIFO 和IrDA编/解码模块。本文将结合电路和程序演示如何使用SC16C550 接收和回送UART 数
技术资料 EPP 模式500ksps 数据采集接口
通过对微机并行口EPP 模式下数据读取时序的深入实验分析,研究实现500ksps数据连续采集及传输涉及的软件和硬件相关因素; 采用CPLD 器件, 结合大容量SRAM 构成FIFO, 实现Win98
技术资料 EPP模式500ksps数据采集接口
通过对微机并行口EPP 模式下数据读取时序的深入实验分析,研究实现500ksps数据连续采集及传输涉及的软件和硬件相关因素; 采用CPLD 器件, 结合大容量SRAM 构成FIFO, 实现Win98
技术资料 基于FPGA的SCI节点的研究与实现.rar
国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡,本课题是这个项目的进一步引伸,用于设计SCI接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI节点进行研究与实现。论文先概述SCI协议和SCI节点模型。SCI协议是一种可支持高性能多处理器, ...