搜索结果

找到约 10,000 项符合 EDA实验 的查询结果

按分类筛选

显示更多分类

教程资料 使用FPGA进行开发的简易教程

this a book about cpld fpga developmen,it is very useful for eda development
https://www.eeworm.com/dl/fpga/doc/18457.html
下载: 93
查看: 1057

技术资料 智力抢答器

EDA的智力抢答器 关于verilog hdl
https://www.eeworm.com/dl/933929.html
下载: 2
查看: 4262

技术资料 Quartus操作

quartusⅡ操作简单介绍,quartusⅡ可以用于EDA
https://www.eeworm.com/dl/944325.html
下载: 9
查看: 4327

编译器/解释器 2002级计算机科学与技术专业(4-11班) 要求完成下述两个实验: 1、识别小型语言所有单词的词法分析程序设计(4机时) 2、算术表达式文法的递归下降分析程序设计(6机时) 实验一:词法

2002级计算机科学与技术专业(4-11班) 要求完成下述两个实验: 1、识别小型语言所有单词的词法分析程序设计(4机时) 2、算术表达式文法的递归下降分析程序设计(6机时) 实验一:词法分析器的构造与实现
https://www.eeworm.com/dl/628/144305.html
下载: 77
查看: 1117

微处理器开发 此文件包包含了ARM7的一系列实验包括移植μCOS-II到ARM7,μCOS-II基础实验,μCOS-II中间件,ZLGGUI应用实例,SDMMC卡读写模块,ZNE-100T的应用,ZLG500C模块

此文件包包含了ARM7的一系列实验包括移植μCOS-II到ARM7,μCOS-II基础实验,μCOS-II中间件,ZLGGUI应用实例,SDMMC卡读写模块,ZNE-100T的应用,ZLG500C模块,U盘读写模块,里面均有相关原操作程序,是学习ARM的绝对资料.
https://www.eeworm.com/dl/655/153434.html
下载: 56
查看: 1135

编译器/解释器 编译原理(C语言词法分析器的设计与实现) 一.实验目的: 1.强化对系统软件综合工程实现能力、规划能力的训练; 2.加强对词法分析原理、方法和基本实现技术的理解; 二.实验内容: 用C语言(

编译原理(C语言词法分析器的设计与实现) 一.实验目的: 1.强化对系统软件综合工程实现能力、规划能力的训练; 2.加强对词法分析原理、方法和基本实现技术的理解; 二.实验内容: 用C语言(或 C++ )作为宿主语言完成: C语言(ANSI C或turbo C 2.0)词法分析器的设计和实现。 三、程序简要说明: 1、属性字说明: 2、源程 ...
https://www.eeworm.com/dl/628/323407.html
下载: 81
查看: 1169

技术资料 基于FPGA的函数发生器——齿轮数控可编程芯片的开发

基于EDA技术的使用,本文着重讨论了采用EDA技术设计的一种函数发生器,它满足了数控系统对于数控加工更高要求.实验结果表明,与原有的数控系统的控制电路部分相比采用EDA技术设计的函数发生器使得数控系统具有更高的可靠性、实时性、高运算速度以及高集成度.同时由于EDA技术中FPGA芯片具有在系统可编程特性,因此该函数发生器的 ...
https://www.eeworm.com/dl/912110.html
下载: 7
查看: 7432

技术资料 FPGA论文40

EDA工具如何应对FPGA设计中的多重挑战。。。。。。。。。。。。。。。。
https://www.eeworm.com/dl/967524.html
下载: 9
查看: 8974

VHDL/FPGA/Verilog A/D采样控制模块设计 A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8

A/D采样控制模块设计 A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8-2编写,所不同的是这里将书中“ADDA<=1”的赋值语句改为“ADDA <=EN”,EN是所设置的输入按键用来控制INO与IN1间的通道选择。 ...
https://www.eeworm.com/dl/663/301365.html
下载: 134
查看: 1093

单片机编程 4位八段数码管的十进制加计数仿真实验(含电路图和仿真文件)

4位八段数码管的十进制加计数仿真实验,程序采用汇编语言编写。此程序在仿真软件上与EDN-51实验板上均通过。仿真图中的数码管位驱动采用74HC04,如按EDN-51板上用想同的PNP三极管驱动在仿真软件上则无法正常显示。程序共分5块,STAR0为数据初始化,STAR2为计数子程序,STAR3为4位数码管动态显示子程序,STAR4为按键扫描子程 ...
https://www.eeworm.com/dl/502/31577.html
下载: 100
查看: 1317