搜索结果
找到约 5,284 项符合
DIP加高加塑公针 的查询结果
教程资料 使用8031单片机加载FPGA的源代码,为FPGA的加载提供了另一种方便的方法.
使用8031单片机加载FPGA的源代码,为FPGA的加载提供了另一种方便的方法.
教程资料 使用8051单片机实现FPGA的加载(电路图及代码)
使用8051单片机实现FPGA的加载(电路图及代码)~
模拟电子 小型化电容加载腔体滤波器设计
利用电容加载传输线缩短理论,重新设计腔体滤波器的内部结构,利用T型梳状结构实现加载电容,减小腔体尺寸。仿真设计并实际加工出一个中心频率为2.4GHz的带通滤波器。在保持普通腔体滤波器高功率容量、小差损、高带外抑制等优点的基础上有效减小滤波器体积,从而有利于其小型化应用。 ...
模拟电子 Multisim12.0破解加汉法
破解加汉法
模拟电子 FPU加法器的设计与实现
浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文章从浮点加法器算法和电路实现的角度给出设计方法,通过VHDL语言在QuartusII中进行设计和验证,此加法器通过状态机控制运算,有效地降低了功耗,提高了速度,改善了性能。
...
模拟电子 CMOS模拟开关工作原理
开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或释放,其触点接通或断开电路。CMOS模拟开关是一种可控开关,它不象继电器那样可以用在大电流、高电压场合,只适于处理幅度不超过其工作电压、电流较小的模拟或数字信号。
一、常用CMOS模 ...
模拟电子 基于选择进位32位加法器的硬件电路实现
为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单元是利用一种改进的超前进位算法实现,选择进位算法可使不同的分组单元并行运算,利用低位的运算结果选择高位的进位为1或者进位为零的运算结果,节省了进位选择等待的时间,最后利用XILINX进行时 ...
模拟电子 8位加法器和减法器设计实习报告
8位加法器和减法器设计实习报告
PCB相关 PCB设计要求简介
PCB设计要点
一.PCB工艺限制
1)线 
一般情况下,线与线之间和线与焊盘之间的距离大于等于13mil,实际应用中,条件允许时应考虑加大距离;布线密度较高时,可考虑但不建议采用IC脚间走两根线,线的宽度为10mil,线间距不小于10mil。特殊情况下,当器件管脚较密,宽度较窄时,可按适当减小线宽和线间距。 
2)焊盘 ...
PCB相关 PCB LAYOUT设计规范手册
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為:
(1) ”PCB LAYOUT 基本規範”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產.
(2) “錫偷LAYOUT RULE建議規範”: 加適合的錫偷可降低短路及錫球.
(3) “PCB LAYOUT 建議規範”:為製造單位為提高量產良率,建議R&D在design階段即加入PC ...