搜索结果
找到约 596 项符合
DDS 8IP 的查询结果
教程资料 利用FPGA实现的DDS
利用FPGA实现的DDS,可输出正弦波,输出频率可调
教程资料 基于FPGA的DDS信号发生器的简单实现
基于FPGA的DDS信号发生器的简单实现。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,非常适合快速跳频通信的要求。 DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。
教程资料 数字频率合成 (DDS) 技术的基本原理
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA; ...
教程资料 verilog编写基于fpga的DDS实现
verilog编写基于fpga的DDS实现
教程资料 基于FPGA的DDS和周期合成技术在EIS中的应用,caj格式
基于FPGA的DDS和周期合成技术在EIS中的应用,caj格式
教程资料 Verilog实现的DDS正弦信号发生器和测频测相模块
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
教程资料 基于FPGA+DDS的MSK数字调制源设计
基于FPGA+DDS的MSK数字调制源设计 通信中的DDS技术应用
教程资料 dds设计,生成多种波形,Verilog语言
dds设计,花了一个星期做的,verilog写的,可生成多种波形,频率范围可上M,性能不错。
教程资料 dds信号发生器程序设计
dds信号发生器程序设计,框图,基于CPLD控制的DDS数字频率合成器设计
教程资料 DDS技术应用于FPGA实现正弦波(周期信号)的产生
DDS技术应用于FPGA实现正弦波(周期信号)的产生