搜索结果

找到约 596 项符合 DDS 的查询结果

VHDL/FPGA/Verilog 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理

摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。 关键词:直接数字频率合成;现场可编程门阵列;FPGA;三 ...
https://www.eeworm.com/dl/663/400669.html
下载: 179
查看: 1082

VHDL/FPGA/Verilog 基于FPGA的DDS信号发生器的简单实现。DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。这种方法简单可靠、控制方便

基于FPGA的DDS信号发生器的简单实现。DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,非常适合快速跳频通信的要求。
https://www.eeworm.com/dl/663/401436.html
下载: 131
查看: 1077

单片机开发 a c example of dds module

a c example of dds module
https://www.eeworm.com/dl/648/405437.html
下载: 81
查看: 1014

VHDL/FPGA/Verilog 用verilog编写的高速8路并行dds模块

用verilog编写的高速8路并行dds模块,用于与高速da(1ghz或以上)接口产生任意频率正弦波,模块已经经过工程验证,用于产品中。
https://www.eeworm.com/dl/663/405544.html
下载: 96
查看: 1047

VHDL/FPGA/Verilog 利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2

利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。
https://www.eeworm.com/dl/663/408856.html
下载: 194
查看: 1077

VHDL/FPGA/Verilog 基于FPGA的DDS正弦信号发生器,信号失真小

基于FPGA的DDS正弦信号发生器,信号失真小,频率稳定,可调
https://www.eeworm.com/dl/663/409805.html
下载: 40
查看: 1068

其他 MATLAB观察DDS输出波形:读取.tbl文件内容并将十六进制数转换为十进制数

MATLAB观察DDS输出波形:读取.tbl文件内容并将十六进制数转换为十进制数,输出正弦波波形
https://www.eeworm.com/dl/534/410300.html
下载: 158
查看: 1393

交通/航空行业 基于VC33的DDS初始化、各种信号发送软件

基于VC33的DDS初始化、各种信号发送软件,DDS芯片AD9831。
https://www.eeworm.com/dl/672/411329.html
下载: 181
查看: 1066

单片机开发 直接频率合成器 (DDS)ad9956 单点频功能程序

直接频率合成器 (DDS)ad9956 单点频功能程序,用于c51单片机控制ad9956,程序为设置70M点频,用户设置不同频控码,即可设置不同频率。
https://www.eeworm.com/dl/648/412521.html
下载: 56
查看: 1043

其他 AD_9850是一个可以实现多种波形显示的芯片 - 单片机DDS驱动程序

AD_9850是一个可以实现多种波形显示的芯片 - 单片机DDS驱动程序,可以同时驱动两块AD9850,并带LCD驱动显示 - AD9850设计软件 AD9850设计软件
https://www.eeworm.com/dl/534/414098.html
下载: 117
查看: 1045