搜索结果
找到约 14,984 项符合
DC-DC模块电源 的查询结果
技术资料 DLT 1909-2018 -48V电力通信直流电源系统技术规范
本标准规定了室内型-48V电力通信直流电源系统的分类与通用技术要求、AC/DC电源系统、DC/DC电源系统、运行环境与电磁兼容性、检验测试方法与规则、标志、包装、运输和贮存等内容。 本标准适用于电力系统调度机构、发电厂、变电站及其他电力场所的-48V通信直流电源系统的规划设计、设备研制、工程建设、运行维护等工作。 ...
技术资料 基于TL494开关电源设计.doc
基于TL494开关电源设计.doc基于TL494的DC-DC开关电源设计 摘 要 随着电子技术的高速发展,电子系统的应用领域越来越广泛,电子设备的种类也越来越多,电子设备与人们的工作、生活的关系日益密切。近年来 ,随着功率电子器件(如IGBT、MOSFET)、PWM技术及开关电源理论的发展 ,新一代的电源开始逐步取代传统的电源电路。 ...
技术资料 推挽式DC-DC开关电源设计
随着半导体技术和电子技术的发展,开关电源的体积越来越小、质量越来越轻、效率越来越高、可靠性也越来越优良,被广泛地运用到了生活中的各个方面。DcDC开关电源是开关电源中非常常用的一种形式,因此,对DCDC开关电源的拓扑结构、反馈电路等相关知识的研究成为了理解开关电源的重要环节。论文分析了推挽式DCDC开关电源的工 ...
技术资料 基于推挽式高频变压器的开关电源
方案论证与比较开关稳压电源主要完成数控调节、DC-DC变换环节和稳压环节,数控调节采用T公司超低功耗处理器MsP430F169单片机进行控制,DCDC变换又分升压和降压变换,本系统要求升压变换,并且电流达到2A能够稳压,达到2.5A实现过流保护,根据这一系列要求有以下可选方案。1.1控制核心选取方案比较:方案一:采用51或者AVR单 ...
技术资料 推挽式DC-DC开关电源混合电路设计
在电子产品迅速发展的今天,电源设计,特别是开关电源的设计,在新产品的研制中占了相当重要的位置。对于广大的电源设计师而言,单纯靠经验来搭建试验电路的传统办法已经不可能满足当今电源产品的设计要求,而且无论从设计周期方面还是开发成本方面也都是难以承受的。因此借助先进的CAD技术,可提高电源产品的设计质量。本 ...
技术资料 200W全数字开关电源设计
通过采用无桥PFC和半桥LLC谐振变换器作为数字开关电源的主变换拓扑,基于STM32系列微控制器的全数字控制PFC和DC-DC变换器,首先对数字化开关电源方案进行对比,然后阐述了200W数字开关电源整体方案,并对数字开关电源的无桥PFC和半桥LLC变换器进行系统研究。By using a bridgeless PFC and a half-bridge LLC resonant converte ...
技术资料 Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
技术资料 Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
技术资料 Artix-7 XC7A35T-DDR3开发板资料硬件参考设计
Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片 ...
技术资料 Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...