搜索结果
找到约 699 项符合
Asic 的查询结果
按分类筛选
- 全部分类
- 技术资料 (427)
- 学术论文 (76)
- VHDL/FPGA/Verilog (28)
- 教程资料 (24)
- 其他 (20)
- 可编程逻辑 (18)
- 其他书籍 (15)
- 单片机编程 (14)
- 技术书籍 (7)
- 文章/文档 (5)
- 系统设计方案 (5)
- 精品软件 (5)
- ALTERA FPGA开发软件 (4)
- 电子书籍 (4)
- 单片机开发 (4)
- 嵌入式综合 (3)
- 嵌入式/单片机编程 (3)
- 软件设计/软件工程 (3)
- 行业应用文档 (2)
- DSP编程 (2)
- 软件工程 (2)
- USB编程 (2)
- 其他嵌入式/单片机内容 (2)
- VIP专区 (2)
- FPGA (1)
- 电子书籍 (1)
- PCB相关 (1)
- 电源技术 (1)
- 电路图 (1)
- 仿真技术 (1)
- 存储器技术 (1)
- 书籍源码 (1)
- 开发工具 (1)
- ARM (1)
- IC设计软件 (1)
- 模拟电子 (1)
- Proe教程 (1)
- 语音压缩 (1)
- 文件格式 (1)
- 数学计算 (1)
- 技术管理 (1)
- 通讯编程文档 (1)
- matlab例程 (1)
- VC书籍 (1)
- 行业发展研究 (1)
- 3G开发 (1)
学术论文 高速Viterbi译码器的FPGA实现
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在 ...
学术论文 数字图像监控系统解码芯片的设计及其FPGA实现
该文就多媒体信息的主体之一-图像信号的压缩和解压进行了分析,并结合实际课题所设计的数字图像监控系统对其中的图像解码过程进行了软硬件的实现.首先我们在ANALOG DEVICE公司的ADSP-2189上进行了解码系统的验证,就解码输出的质量进行了主观评价.通过软件仿真,我们还进一步得到了解码过程中,哪些指令占用较多的指令执行时间, ...
ARM ARM7 数据手册
ARM7 是一种低电压,通用32 位RISC 微处理器单元,可作一般应用或嵌入到ASIC 或CSIC中,其简洁一流的设计特别适用于电源敏感的应用中。ARM7 的小尺寸使它特别适合集成到比较大的客户芯片中,此芯片中也可以包含RAM, ROM, DSP,逻辑控制和其他代码。
增强特性:ARM7 和ARM6 有相似性,但增加了以下功能:基于亚微米的制程, ...
其他 嵌入式系统的硬/软件协同设计研究(复旦博士论文) 需CAJ软件查看 嵌入式计算机系统是用于完成特定功能的计算机系统
嵌入式系统的硬/软件协同设计研究(复旦博士论文) 需CAJ软件查看 嵌入式计算机系统是用于完成特定功能的计算机系统,例如,激光打印机、移动电话、微波炉、汽车的防抱死控制器等,它一般是由微处理器、ASIC、总线、存储器等组成。随着微电子技术中的深亚微米技术的发展,嵌入式系统可以被集成到一块芯片上,形成片上系统“SO ...
技术资料 一种反熔丝FPGA设计
随着航天技术的发展,FPGA 等大规模逻辑器件越来越成为不可缺的角色; 同时处理数据量的增大、以及各类型接口电路的交叉使用,使得合理、可靠的高速接口设计成为衡量设计优劣的关键。而由于空间环境的特殊性,导致近年来在轨卫星产品中单粒子翻转( SEU) 频发,使得设计人员必须考虑将以SRAM 为基础的FPGA 设计移植到更为可 ...
技术资料 高速Viterbi译码器的FPGA实现.rar
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在 ...
技术资料 基于FPGA的水下远程遥控解码电路的设计与研究
随着计算机和集成电路技术的不断发展,基于EDA技术的芯片设计正在成为电子系统设计的主流.现场可编程门阵列(FPGA)作为一种可编程专用集成电路(ASIC)已经广泛应用于计算机、通信、航空航天等各个领域.一般来讲,FPGA多用于高速通信和高速信号处理领域,以发挥其处理速度快的特点,本文将其应用于一低速低功耗系统——某水下远程 ...
技术资料 高速Viterbi译码器的FPGA实现
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在 ...
技术资料 数字图像监控系统解码芯片的设计及其FPGA实现
该文就多媒体信息的主体之一-图像信号的压缩和解压进行了分析,并结合实际课题所设计的数字图像监控系统对其中的图像解码过程进行了软硬件的实现.首先我们在ANALOG DEVICE公司的ADSP-2189上进行了解码系统的验证,就解码输出的质量进行了主观评价.通过软件仿真,我们还进一步得到了解码过程中,哪些指令占用较多的指令执行时间, ...
技术资料 光记录系统中RS码的FPGA实现.rar
纠错码技术是通过增加一定冗余、以降低信息传输速率为代价来提高传输可靠性的有效方法。RS(Reed—Solomon)码是一种不仅能够纠正随机错误,尤其适合纠正突发错误的多进制循环码。随着高效解码算法和大规模集成电路技术的发展,RS码在深空通信、移动通信、军用通信、光纤通信、数字视频广播及磁、光记录等领域得到了广泛应 ...