一种反熔丝FPGA设计 - 免费下载

技术资料资源 文件大小:655 K

📋 资源详细信息

文件格式
DOC
所属分类
上传用户
上传时间
文件大小
655 K
所需积分
2 积分
推荐指数
⭐⭐⭐ (3/5)

💡 温馨提示:本资源由用户 joshau007 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。

资源简介

 随着航天技术的发展,FPGA 等大规模逻辑器件越来越成为不可缺的角色; 同时处理数据量的增大、以及各类型接口电路的交叉使用,使得合理、可靠的高速接口设计成为衡量设计优劣的关键。而由于空间环境的特殊性,导致近年来在轨卫星产品中单粒子翻转( SEU) 频发,使得设计人员必须考虑将以SRAM 为基础的FPGA 设计移植到更为可靠的ASIC或反熔丝FPGA.

  DDR( Double DataRate) 是双倍速率读写技术的意思。传统的数据处理方式在1 个时钟周期内只传输1 次数据,是在时钟的上升期进行数据传输; 而DDR 内存则是1 个时钟周期内传输2 次数据,能够在时钟的上升期和下降期各传输1 次数据,因此称为双倍速率读写技术。采用DDR 技术可以在相同的总线频率下达到更高的数据传输率。

  文章根据实际的背景应用提出一种基于Actel公司RTAX-S 系列耐辐射反熔丝FPGA 芯片RTAX250S 的高速DDR 接口设计方法,并通过Actel公司IDE V9. 0 编译软件和Modelsim 6. 5d 仿真软件进行了仿真验证。该方法已用在某星载GMSK 调制器上,获得了良好的效果。


立即下载此资源

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

资源说明

📥 下载说明

  • 下载需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传
  • 资源永久有效

📦 使用说明

  • 下载后用解压软件解压
  • 推荐 WinRAR 或 7-Zip
  • 如有密码请查看说明
  • 解压后即可使用

🎁 积分获取

  • 上传资源获得积分
  • 每日签到免费领取
  • 邀请好友注册奖励
  • 查看详情 →

相关标签

点击标签查看更多相关资源:

相关资源推荐