搜索结果

找到约 95,644 项符合 914.00 的查询结果

单片机开发 K3:--- P1.6 K4:--- P1.7 BEEP:--- P3.7 K3 --- 控制按键 K4 --- 清零按键 开机显示: SECOND-CLOCK 0 TIM

K3:--- P1.6 K4:--- P1.7 BEEP:--- P3.7 K3 --- 控制按键 K4 --- 清零按键 开机显示: SECOND-CLOCK 0 TIME 00:00:00:00 K3 --- 控制按键: 第一次按下时,开始计时。 显示 BEGIN COUNT 1 TIME 00:00:01:88 第二次按下时,暂停计时。 显示 PAUST COUNT 2 TIME 00:00:01:88 第三次按下时,累计计时。 ...
https://www.eeworm.com/dl/648/294054.html
下载: 79
查看: 1062

Linux/Unix编程 Linux0.00版的完全注释这是引导扇区代码

Linux0.00版的完全注释这是引导扇区代码,Linus也是使用Intel的汇编语法写的,这里使用了NASM的编译器, 所以遵循NASM的语法, 而且也努力把后面的 HEAD.ASM 代码也写成NASM的,而不象Linus那样用难懂的 AT&T语法! 重写这些代码仅仅是为了学习和自己动手调试,希望这里是个好开头!:) ...
https://www.eeworm.com/dl/619/295820.html
下载: 143
查看: 1038

数据结构 滑动窗口模拟 // 对滑动窗口中每一个2字节串排序 // 排序是为了进行快速术语匹配 // 排序的方法是用一个64k大小的指针数组 // 数组下标依次对应每一个2字节串:(00 00) (

滑动窗口模拟 // 对滑动窗口中每一个2字节串排序 // 排序是为了进行快速术语匹配 // 排序的方法是用一个64k大小的指针数组 // 数组下标依次对应每一个2字节串:(00 00) (00 01) ... (01 00) (01 01) ... // 每一个指针指向一个链表,链表中的节点为该2字节串的每一个出现位置 ...
https://www.eeworm.com/dl/654/295838.html
下载: 27
查看: 1090

VHDL/FPGA/Verilog verilog描述 23:59:59-00:00:00自减计时器 按set键

verilog描述 23:59:59-00:00:00自减计时器 按set键,进入设置,依次是反向计时,小时,分钟,秒设置,然后有进入反向计时, 在方向计时状态,按timmer键,进入计时,在计时状态,按timmer可以暂停和计时切换, 暂停状态,按ADJ,直接清零,设置状态按timmer键或是60秒无外部输入信号,退出设置状态 ...
https://www.eeworm.com/dl/663/302123.html
下载: 81
查看: 1047

通讯编程文档 OPC_Core_Components_Redistributable 3.00.102.zip

OPC_Core_Components_Redistributable 3.00.102.zip
https://www.eeworm.com/dl/646/306082.html
下载: 64
查看: 1178

汇编语言 用AT89C51实验板的两位数码管显示00~99依次循环的汇编语言程序

用AT89C51实验板的两位数码管显示00~99依次循环的汇编语言程序
https://www.eeworm.com/dl/644/310224.html
下载: 148
查看: 1198

人工智能/神经网络 用模拟退火算法求解旅行商问题 T(t+1)=k×T(t) 式中k为正的略小于1.00的常数

用模拟退火算法求解旅行商问题 T(t+1)=k×T(t) 式中k为正的略小于1.00的常数,t为降温的次数
https://www.eeworm.com/dl/650/312179.html
下载: 113
查看: 1069

其他书籍 Shanghai Jiao Tong University ACM-ICPC Team Selection Contest Stage I May 17th, 2006 18:00 &raquo

Shanghai Jiao Tong University ACM-ICPC Team Selection Contest Stage I May 17th, 2006 18:00 &raquo 20:30
https://www.eeworm.com/dl/542/314131.html
下载: 123
查看: 1104

其他 设计一个可以顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S

设计一个可以顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。 (1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动停止倒计时,同时响铃。 (2) 顺计时:初始值为00.0S,通过键盘实现开始 ...
https://www.eeworm.com/dl/534/317422.html
下载: 152
查看: 1093

VHDL/FPGA/Verilog 基于verilog HDL的自动售货机控制电路设计: 可以对5种不同种类的货物进行自动售货,价格分别为A=1.00,B=1.50,C=1.80,D=3.10,E=5.00 。售货机可以接受1元,5角

基于verilog HDL的自动售货机控制电路设计: 可以对5种不同种类的货物进行自动售货,价格分别为A=1.00,B=1.50,C=1.80,D=3.10,E=5.00 。售货机可以接受1元,5角,1角三种硬币(即有三种输入信号IY,IWJ,IYJ),并且在一个3位7段LED(二位代表元,一位代表角)显示以投入的总钱数,最大9.90元,如果大于该数值,新投入的硬币会退出,选择 ...
https://www.eeworm.com/dl/663/319357.html
下载: 65
查看: 1175