搜索结果
找到约 56,449 项符合
4位布斯乘法器模块及测试模块 的查询结果
VHDL/FPGA/Verilog Verilog作业 :自己写的源码输入
Verilog作业 :自己写的源码输入,补码输出的,由状态机控制的四位加法器,为保证时序,加法器模块为超前近位加法器,包含测试台,通过 Modelsim 、Synplify仿真。
其他嵌入式/单片机内容 简易计算器
简易计算器,可以实现加减称出四则运算,4乘4的键盘,4位输出,数码管显示功能
VHDL/FPGA/Verilog 基于ROM的正弦波发生器的设计:1.正弦发生器由波形数据存储模块(ROM)
基于ROM的正弦波发生器的设计:1.正弦发生器由波形数据存储模块(ROM),波形发生器控制模块及锁存模块组成
2.波形数据存储模块(ROM)定制数据宽度为8,地址宽度为6,可存储 64点正弦波形数据,用MATLAB求出波形数据。
3.将50MHz作为输入时钟。 ...
汇编语言 万年历系统是一个多次调用子程序的系统
万年历系统是一个多次调用子程序的系统,所以要写多段的子程序,且要多次使用9号功能调用显示信息,采用清屏技术显示下一页内容。在页面显示时使用背景颜色及字体功能调用。在接受用户名字及密码输入时,使用8号功能调用将用户输入的密码转换成‘*’号显示出来,起到避免密码外泄的作用。接受用户输入需要查询的年份时,将 ...
汇编语言 熟悉DS18B20的使用 六位数码管显示温度结果
熟悉DS18B20的使用
六位数码管显示温度结果,其中整数部分2位,小数部分4位
每次按下RB0键后进行一次温度转换。
单片机开发 本设计为基于MSP430单片机的两线制一体化智能温度变送器模块
本设计为基于MSP430单片机的两线制一体化智能温度变送器模块,它支持工业上常用的热电阻与热电偶传感器,同时它还能够通过简易的RS-232口进行参数设定。系统主要由电源模块、AD采样模块、MCU模块、通讯模块及就地指示模块等部分组成。软件上采用了限幅平均滤波、数字校准、迭代等方法,与硬件配合,获得了比较高的检测精度 ...
单片机开发 用“飞思卡尔”16位单片机MC9S12DG128调试外围接口
用“飞思卡尔”16位单片机MC9S12DG128调试外围接口,键盘模块。用7段LED做显示
软件设计/软件工程 彩虹显IP 2.71有意隐藏了对方IP的后两位
彩虹显IP 2.71有意隐藏了对方IP的后两位,该模块对原模块进行了修改,使其能显示完整的IP内容。
下载后覆盖“彩虹”目录下的同名文件即可。
VHDL/FPGA/Verilog 这个设计是使用Virtex-4实现DDR的控制器的
这个设计是使用Virtex-4实现DDR的控制器的,设计分为三个主要模块:Front-End FIFOs,DDR SDRAM Controller和Datapath Module。其中主要是DDR SDRAM Controller,当然还有测试模块。
汇编语言 1、本实验键盘结构为4×4键盘
1、本实验键盘结构为4×4键盘,显示为4位。
2、实验地址可采用8000H。
3、键盘扫描时列为输出:8002H。
行为读入:8001H。
4、编程为扫描方式实现:
逐列扫描,首先使用Y1为0,读入行值。
①当读入的行值为FFH时,表明无键按下,再令Y2为0依次扫描各列。
②当读入的行值不为FF时(为0时) ...