搜索结果

找到约 19,374 项符合 4位乘法器 的查询结果

VHDL/FPGA/Verilog 基于maxplus2的八位加法器

基于maxplus2的八位加法器,已经通过仿真
https://www.eeworm.com/dl/663/155941.html
下载: 62
查看: 1238

单片机开发 通过4位开关输入控制信号

通过4位开关输入控制信号,执行相应程序控制输出控制8个灯轮流亮,速度可调,方向可调。
https://www.eeworm.com/dl/648/157010.html
下载: 179
查看: 1040

单片机开发 带中文字库的128X64是一种具有4位/8位并行、2线或3线串行多种接口方式

带中文字库的128X64是一种具有4位/8位并行、2线或3线串行多种接口方式,内部含有国标一级、二级简体中文字库的点阵图形液晶显示模块;其显示分辨率为128×64, 内置8192个16*16点汉字,和128个16*8点ASCII字符集.利用该模块灵活的接口方式和简单、方便的操作指令,可构成全中文人机交互图形界面。可以显示8×4行16×16点阵的 ...
https://www.eeworm.com/dl/648/157341.html
下载: 151
查看: 1128

单片机开发 51单片机通过74164扩展串口驱动4位led显示(含sch图和源程序)

51单片机通过74164扩展串口驱动4位led显示(含sch图和源程序)
https://www.eeworm.com/dl/648/157860.html
下载: 68
查看: 1125

VHDL/FPGA/Verilog 加法器 乘法器电路 除法器电路设计 键盘扫描电路设计 显示电路

加法器 乘法器电路 除法器电路设计 键盘扫描电路设计 显示电路
https://www.eeworm.com/dl/663/158465.html
下载: 90
查看: 1097

单片机开发 本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负载上峰值达到6V±1V;由模拟乘法器AD835产生调幅信号;由数控电位器程控调制度

本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负载上峰值达到6V±1V;由模拟乘法器AD835产生调幅信号;由数控电位器程控调制度;通过单片机改变频率字实现调频信号,最大频偏可控;通过模拟开关产生ASK、PSK信号。系统的频率范围在100Hz~12MHz,稳定度优于10-5,最 ...
https://www.eeworm.com/dl/648/159892.html
下载: 33
查看: 1458

VHDL/FPGA/Verilog N位加法器源代码

N位加法器源代码,通用的,通过xilinx验证,希望对大家有用。
https://www.eeworm.com/dl/663/160847.html
下载: 38
查看: 1026

单片机开发 //使用说明: //使用前请先定义keyscan为单片机的 //某个端口,如#define keyscan P1 //程序中扫描信号从keyscan高4位输出

//使用说明: //使用前请先定义keyscan为单片机的 //某个端口,如#define keyscan P1 //程序中扫描信号从keyscan高4位输出, //键值返回信号从keyscan低4位读入, //故使用时硬件电路需要与之相对, //或者把软件中相应地方修改即可
https://www.eeworm.com/dl/648/162641.html
下载: 151
查看: 1121

单片机开发 //使用前请先定义keyscan为单片机的 //某个端口,如#define keyscan P1 //程序中扫描信号从keyscan高4位输出

//使用前请先定义keyscan为单片机的 //某个端口,如#define keyscan P1 //程序中扫描信号从keyscan高4位输出, //键值返回信号从keyscan低4位读入, //故使用时硬件电路需要与之相对, //或者把软件中相应地方修改即可
https://www.eeworm.com/dl/648/162642.html
下载: 123
查看: 1046

VHDL/FPGA/Verilog 用vhdl语言设计CPU中的一部分:乘法器的设计

用vhdl语言设计CPU中的一部分:乘法器的设计,包括多种乘法器的设计方法!内容为英文
https://www.eeworm.com/dl/663/163085.html
下载: 59
查看: 1115