搜索结果

找到约 6,068 项符合 180度单排双塑排针 的查询结果

电源技术 模块电源功能性参数指标及测试方法

  模块电源的电气性能是通过一系列测试来呈现的,下列为一般的功能性测试项目,详细说明如下: 电源调整率(Line Regulation) 负载调整率(Load Regulation) 综合调整率(Conmine Regulation) 输出涟波及杂讯(Ripple & Noise) 输入功率及效率(Input Power, Efficiency) 动态负载或暂态负载(Dynamic or Transient Response) ...
https://www.eeworm.com/dl/505/22842.html
下载: 162
查看: 1072

单片机编程 PCB可测性设计布线规则之建议―从源头改善可测率

P C B 可测性设计布线规则之建议― ― 从源头改善可测率PCB 设计除需考虑功能性与安全性等要求外,亦需考虑可生产与可测试。这里提供可测性设计建议供设计布线工程师参考。1. 每一个铜箔电路支点,至少需要一个可测试点。如无对应的测试点,将可导致与之相关的开短路不可检出,并且与之相连的零件会因无测试点而不可测。2. ...
https://www.eeworm.com/dl/502/31412.html
下载: 140
查看: 1089

自动化控制 加高简牛规格图纸

2.54加高简牛可分为180度直插和SMT加高加塑简易牛角
https://www.eeworm.com/dl/509269.html
下载: 1
查看: 65

技术资料 Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程

Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
https://www.eeworm.com/dl/833830.html
下载: 8
查看: 3381

技术资料 Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程

Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
https://www.eeworm.com/dl/833831.html
下载: 10
查看: 2197

技术资料 Artix-7 XC7A35T-DDR3开发板资料硬件参考设计

Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片 ...
https://www.eeworm.com/dl/833832.html
下载: 6
查看: 965

技术资料 Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...
https://www.eeworm.com/dl/833833.html
下载: 9
查看: 4058

技术资料 烧写APM板的bootloader

所需工具材料1、一个 AVRusbasp编程器以及相应的烧写软件,推荐 progisp1.722、AVR的USB自编程软件Fip,下载链接htt/www.atmel.com/tools/FLIP.aspx电脑中如果已经装过java,选择小的那个,如果没有,选择大的那个含jave的进行下载3、准备三个hex文件,分别是 Atmega2560的 bootloader文件、32u2的 bootloader文件和32u2的ppm程序 ...
https://www.eeworm.com/dl/841128.html
下载: 2
查看: 2766

学术论文 基于DSP控制电梯专用变频器研究.rar

本文以电机控制DSPTMS320LF2407为核心,结合相关外围电路,运用新型SVPWM控制方法,设计电梯专用变频器。为了达到电梯专用变频器大转矩、高性能的要求,在硬件上提高系统的实时性、抗干扰性和高精度性;在软件上采用新型SVPWM控制方法,以消除死区的负面影响,另外单神经元PID控制器应用于速度环,对速度的调节作用有明显改 ...
https://www.eeworm.com/dl/514/8943.html
下载: 167
查看: 1080

学术论文 应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/514/13062.html
下载: 96
查看: 1064