搜索结果

找到约 49,434 项符合 16.8 的查询结果

按分类筛选

显示更多分类

单片机开发 78E516B单片机简介W78E516B 是具有带ISP 功能的Flash EPROM 的低功耗8 位微控制器

78E516B单片机简介W78E516B 是具有带ISP 功能的Flash EPROM 的低功耗8 位微控制器
https://www.eeworm.com/dl/648/315678.html
下载: 171
查看: 1058

软件设计/软件工程 NEC的仿真说明可以很好与NEC的16位机

NEC的仿真说明可以很好与NEC的16位机,8位机,32位机的连接方式仿真
https://www.eeworm.com/dl/684/317916.html
下载: 99
查看: 1079

Internet/网络编程 网趣网上购物系统时尚版 V7.8是国内最经典的购物系统

网趣网上购物系统时尚版 V7.8是国内最经典的购物系统,产品功能不断更新扩充以适应时代的需要,众多优秀的功能在国内购物系统领域率先实现,凭借其卓越的管理功能和丰富的人性化设计 本文来源于虾客源码 http://www.xkxz.com
https://www.eeworm.com/dl/620/319046.html
下载: 87
查看: 1040

VHDL/FPGA/Verilog booth乘法器:&#61550 16*16有符号乘法器

booth乘法器:&#61550 16*16有符号乘法器,Booth编码,简单阵列,Ripple Carry Adder
https://www.eeworm.com/dl/663/319367.html
下载: 58
查看: 1110

VHDL/FPGA/Verilog 8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器

8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。 2. ultiplier_quick_add_5 即5位的并行全加器,这里用来分别计算积的7到11位和12到16位。 3 ...
https://www.eeworm.com/dl/663/319376.html
下载: 82
查看: 1097

微处理器开发 ALU可以实现16种操作(包括加减乘除移位运算等)

ALU可以实现16种操作(包括加减乘除移位运算等)
https://www.eeworm.com/dl/655/319928.html
下载: 189
查看: 1706

VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位

EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
https://www.eeworm.com/dl/663/320690.html
下载: 136
查看: 1426

VHDL/FPGA/Verilog 基于FPGA的8*8点阵控制

基于FPGA的8*8点阵控制,是实现字符显示
https://www.eeworm.com/dl/663/321581.html
下载: 61
查看: 1115

文章/文档 目前在工业控制领域,单片机系统主要通过RS232、RS485和CAN总线协议通信,它们无法直接与互联网连接,因此该系统处于与互联网隔绝的状态。这些系统广泛采用低成本8位单片机,而这种单片机一般只具有R

目前在工业控制领域,单片机系统主要通过RS232、RS485和CAN总线协议通信,它们无法直接与互联网连接,因此该系统处于与互联网隔绝的状态。这些系统广泛采用低成本8位单片机,而这种单片机一般只具有RS232异步串行通信接口,要接入到互联网必须进行通信接口改造,这种改造不仅是接口的物理改造,更关键是数据格式的改造和通信协议的 ...
https://www.eeworm.com/dl/652/323717.html
下载: 88
查看: 1142

汇编语言 系数对称的FIR滤波器设计 * *N=8,h(n)=h(N-1-n) * *y(n)=h0*[x(n)+x(n-7)]+h1*[x(n-1)+x(n-6)] * * +h2*[x(n-

系数对称的FIR滤波器设计 * *N=8,h(n)=h(N-1-n) * *y(n)=h0*[x(n)+x(n-7)]+h1*[x(n-1)+x(n-6)] * * +h2*[x(n-2)+x(n-5)]+h3*[x(n-3)+x(n-4)]
https://www.eeworm.com/dl/644/324442.html
下载: 53
查看: 1132