搜索结果
找到约 49,434 项符合
16.8 的查询结果
按分类筛选
- 全部分类
- VIP专区 (295)
- 单片机编程 (205)
- 技术资料 (205)
- 单片机开发 (164)
- 技术书籍 (116)
- 学术论文 (62)
- VHDL/FPGA/Verilog (47)
- 其他 (43)
- 其他 (31)
- 汇编语言 (29)
- 其他书籍 (28)
- 嵌入式/单片机编程 (23)
- 数学计算 (19)
- 软件设计/软件工程 (18)
- Java编程 (16)
- VC书籍 (16)
- 手册 (16)
- 可编程逻辑 (15)
- DSP编程 (13)
- 微处理器开发 (13)
- 书籍源码 (12)
- 数据结构 (12)
- matlab例程 (12)
- 模拟电子 (11)
- 电源技术 (11)
- 文章/文档 (11)
- 书籍 (11)
- 源码 (11)
- 嵌入式综合 (10)
- 其他嵌入式/单片机内容 (10)
- 电子书籍 (9)
- PCB相关 (8)
- 数值算法/人工智能 (8)
- 加密解密 (8)
- 资料/手册 (7)
- 开发工具 (7)
- 通讯/手机编程 (7)
- 技术教程 (6)
- 教程资料 (6)
- 其他行业 (6)
- 游戏 (6)
- 软件 (6)
- 单片机相关 (5)
- 测试测量 (5)
- uCOS (5)
- Java书籍 (5)
- 企业管理 (5)
- 人工智能/神经网络 (5)
- 经验 (5)
- Internet/网络编程 (4)
- 教育系统应用 (4)
- 邮电通讯系统 (4)
- 系统设计方案 (4)
- 其他文档 (3)
- 软件下载 (3)
- 工控技术 (3)
- 接口技术 (3)
- 串口编程 (3)
- 驱动编程 (3)
- 其他数据库 (3)
- Windows CE (3)
- SCSI/ASPI (3)
- 网络 (3)
- 通讯编程文档 (3)
- Delphi/CppBuilder (3)
- 压缩解压 (3)
- 嵌入式Linux (3)
- 数据库系统 (3)
- 应用设计 (3)
- 教材/考试/认证 (2)
- 行业应用文档 (2)
- 经验分享 (2)
- autocad教程 (2)
- 通信网络 (2)
- 传感与控制 (2)
- 设计相关 (2)
- 软件工程 (2)
- 家庭/个人应用 (2)
- Delphi控件源码 (2)
- 编辑器/阅读器 (2)
- 中间件编程 (2)
- CA认证 (2)
- OA系统 (2)
- 编译器/解释器 (2)
- SQL Server (2)
- Linux/Unix编程 (2)
- 无线通信 (2)
- 仿真技术 (2)
- Linux/uClinux/Unix编程 (2)
- 多媒体处理 (2)
- Jsp/Servlet (2)
- 驱动程序 (2)
- 习题答案 (2)
- 精品软件 (2)
- 单片机 (1)
- 国标 (1)
- 电子元器件应用 (1)
- 单片机 (1)
- 开发板开源 (1)
- 电路图 (1)
单片机开发 78E516B单片机简介W78E516B 是具有带ISP 功能的Flash EPROM 的低功耗8 位微控制器
78E516B单片机简介W78E516B 是具有带ISP 功能的Flash EPROM 的低功耗8 位微控制器
软件设计/软件工程 NEC的仿真说明可以很好与NEC的16位机
NEC的仿真说明可以很好与NEC的16位机,8位机,32位机的连接方式仿真
Internet/网络编程 网趣网上购物系统时尚版 V7.8是国内最经典的购物系统
网趣网上购物系统时尚版 V7.8是国内最经典的购物系统,产品功能不断更新扩充以适应时代的需要,众多优秀的功能在国内购物系统领域率先实现,凭借其卓越的管理功能和丰富的人性化设计
本文来源于虾客源码 http://www.xkxz.com
VHDL/FPGA/Verilog booth乘法器: 16*16有符号乘法器
booth乘法器: 16*16有符号乘法器,Booth编码,简单阵列,Ripple Carry Adder
VHDL/FPGA/Verilog 8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器
8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4
即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。
2. ultiplier_quick_add_5
即5位的并行全加器,这里用来分别计算积的7到11位和12到16位。
3 ...
微处理器开发 ALU可以实现16种操作(包括加减乘除移位运算等)
ALU可以实现16种操作(包括加减乘除移位运算等)
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
VHDL/FPGA/Verilog 基于FPGA的8*8点阵控制
基于FPGA的8*8点阵控制,是实现字符显示
文章/文档 目前在工业控制领域,单片机系统主要通过RS232、RS485和CAN总线协议通信,它们无法直接与互联网连接,因此该系统处于与互联网隔绝的状态。这些系统广泛采用低成本8位单片机,而这种单片机一般只具有R
目前在工业控制领域,单片机系统主要通过RS232、RS485和CAN总线协议通信,它们无法直接与互联网连接,因此该系统处于与互联网隔绝的状态。这些系统广泛采用低成本8位单片机,而这种单片机一般只具有RS232异步串行通信接口,要接入到互联网必须进行通信接口改造,这种改造不仅是接口的物理改造,更关键是数据格式的改造和通信协议的 ...
汇编语言 系数对称的FIR滤波器设计 * *N=8,h(n)=h(N-1-n) * *y(n)=h0*[x(n)+x(n-7)]+h1*[x(n-1)+x(n-6)] * * +h2*[x(n-
系数对称的FIR滤波器设计 *
*N=8,h(n)=h(N-1-n) *
*y(n)=h0*[x(n)+x(n-7)]+h1*[x(n-1)+x(n-6)] *
* +h2*[x(n-2)+x(n-5)]+h3*[x(n-3)+x(n-4)]