搜索结果
找到约 168,729 项符合
12.5 的查询结果
按分类筛选
- 全部分类
- VIP专区 (302)
- 技术资料 (231)
- 其他 (210)
- 单片机开发 (195)
- 单片机编程 (184)
- Java编程 (160)
- 其他书籍 (133)
- matlab例程 (97)
- Windows CE (76)
- 汇编语言 (73)
- VHDL/FPGA/Verilog (66)
- 书籍源码 (58)
- 数据结构 (56)
- 微处理器开发 (56)
- 数学计算 (55)
- 软件设计/软件工程 (54)
- VC书籍 (54)
- 电子书籍 (50)
- 精品软件 (47)
- Linux/Unix编程 (43)
- 嵌入式/单片机编程 (42)
- 电源技术 (40)
- Java书籍 (38)
- 人工智能/神经网络 (38)
- 文章/文档 (37)
- 教育系统应用 (35)
- 技术书籍 (34)
- Delphi控件源码 (34)
- Internet/网络编程 (33)
- DSP编程 (31)
- SQL Server (29)
- 编译器/解释器 (28)
- 其他 (28)
- 企业管理 (27)
- 数值算法/人工智能 (26)
- 其他嵌入式/单片机内容 (26)
- 游戏 (25)
- 通讯/手机编程 (24)
- uCOS (24)
- 文件格式 (23)
- 模拟电子 (22)
- 其他数据库 (22)
- 嵌入式Linux (21)
- 加密解密 (21)
- 其他行业 (21)
- 源码 (21)
- 可编程逻辑 (20)
- 通讯编程文档 (20)
- 软件工程 (19)
- 操作系统开发 (18)
- 数据库系统 (18)
- 网络 (17)
- 驱动编程 (17)
- 系统设计方案 (17)
- 手册 (15)
- 开发工具 (14)
- Windows Mobile (14)
- Jsp/Servlet (14)
- PCB相关 (13)
- J2ME (13)
- 串口编程 (13)
- 嵌入式综合 (12)
- 技术教程 (12)
- 学术论文 (11)
- JavaScript (11)
- MySQL数据库 (11)
- 通信网络 (10)
- 传感与控制 (10)
- Delphi/CppBuilder (10)
- 技术管理 (10)
- VxWorks (10)
- 中间件编程 (10)
- 多国语言处理 (10)
- 软件 (10)
- 教程资料 (9)
- 压缩解压 (9)
- 并行计算 (7)
- 交通/航空行业 (7)
- Ajax (7)
- 设计相关 (6)
- 无线通信 (6)
- USB编程 (6)
- 手机短信编程 (6)
- 行业发展研究 (6)
- 资料/手册 (6)
- 教程 (6)
- 实用工具 (5)
- 电子政务应用 (5)
- FlashMX/Flex源码 (5)
- *行业应用 (5)
- OA系统 (5)
- GPS编程 (5)
- 应用设计 (5)
- 经验 (5)
- C/C++语言编程 (4)
- 家庭/个人应用 (4)
- Applet (4)
- 医药行业 (4)
- 编辑器/阅读器 (4)
- 邮电通讯系统 (4)
VHDL/FPGA/Verilog 8.12 MASK调制VHDL程序及仿真,完增的、、用hdl完成了mask的编译和仿真
8.12 MASK调制VHDL程序及仿真,完增的、、用hdl完成了mask的编译和仿真
VHDL/FPGA/Verilog 基于verilog HDL的自动售货机控制电路设计: 可以对5种不同种类的货物进行自动售货,价格分别为A=1.00,B=1.50,C=1.80,D=3.10,E=5.00 。售货机可以接受1元,5角
基于verilog HDL的自动售货机控制电路设计:
可以对5种不同种类的货物进行自动售货,价格分别为A=1.00,B=1.50,C=1.80,D=3.10,E=5.00 。售货机可以接受1元,5角,1角三种硬币(即有三种输入信号IY,IWJ,IYJ),并且在一个3位7段LED(二位代表元,一位代表角)显示以投入的总钱数,最大9.90元,如果大于该数值,新投入的硬币会退出,选择 ...
VHDL/FPGA/Verilog 8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器
8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4
即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。
2. ultiplier_quick_add_5
即5位的并行全加器,这里用来分别计算积的7到11位和12到16位。
3 ...
matlab例程 支持向量机Matlab工具箱1.0 该工具箱包括了二种分类,二种回归,以及一种一类支持向量机算法 工具箱中所有程序均在Matlab6.5环境中调试通过
支持向量机Matlab工具箱1.0 该工具箱包括了二种分类,二种回归,以及一种一类支持向量机算法 工具箱中所有程序均在Matlab6.5环境中调试通过
数学计算 完整的生存分析Fortran语言源代码。有5个大的功能模块。
完整的生存分析Fortran语言源代码。有5个大的功能模块。
VHDL/FPGA/Verilog 基于北京革新公司出品的EDA实验工具箱的键盘扫描与同步显示程序。编译环境为quartusll.5.1版本。fpga芯片为EP18CQ240C6
基于北京革新公司出品的EDA实验工具箱的键盘扫描与同步显示程序。编译环境为quartusll.5.1版本。fpga芯片为EP18CQ240C6
VHDL/FPGA/Verilog 基于北京革新公司出品的EDA实验工具箱的数模转换程序。该程序将输入的5V信号从01至FF量化并通过2位数码管进行显示。量化精度为0.1v。编译环境为quartusll.5.1版本。fpga芯片为EP1
基于北京革新公司出品的EDA实验工具箱的数模转换程序。该程序将输入的5V信号从01至FF量化并通过2位数码管进行显示。量化精度为0.1v。编译环境为quartusll.5.1版本。fpga芯片为EP18CQ240C6
VC书籍 第5章 函数重载与缺省参数 69 5.1 范围分解 69 5.1.1 用返回值重载 70 5.1.2 安全类型连接 70 5.2 重载的例子 71 5.3 缺省参数 74 5.4 小结 8
第5章 函数重载与缺省参数 69
5.1 范围分解 69
5.1.1 用返回值重载 70
5.1.2 安全类型连接 70
5.2 重载的例子 71
5.3 缺省参数 74
5.4 小结 81
5.5 练习 82
matlab例程 1.产生[0,1]均匀分布的白噪声序列 (1) 打印出前50个数 (2) 分布检验 (3) 均值检验 (4) 方差检验 (5) 计算相关函数 Bx(i),i=0,±1,±2,…, ±10
1.产生[0,1]均匀分布的白噪声序列
(1) 打印出前50个数 (2) 分布检验
(3) 均值检验 (4) 方差检验
(5) 计算相关函数 Bx(i),i=0,±1,±2,…, ±10
FlashMX/Flex源码 D:导航flash备份Macromedia Flash Player 5.0install_flash_player_ppc_en.rar
D:\导航flash备份\Macromedia Flash Player 5.0\install_flash_player_ppc_en.rar