搜索结果

找到约 13,451 项符合 高稳定 的查询结果

单片机编程 PIC单片机的C语言编程

用C 语言来开发单片机系统软件最大的好处是编写代码效率高、软件调试直观、维护升级方便、代码的重复利用率高、便于跨平台的代码移植等等,因此C 语言编程在单机系统设计中已得到越来越广泛的运用。针对PIC 单片机的软件开发,同样可以用C 语言实现。但在单片机上用C 语言写程序和在PC 机上写程序绝对不能简单等同。现在的P ...
https://www.eeworm.com/dl/502/31626.html
下载: 74
查看: 1068

单片机编程 pic单片机c语言教程

PIC 单片机C 语言编程简介用C 语言来开发单片机系统软件最大的好处是编写代码效率高、软件调试直观、维护升级方便、代码的重复利用率高、便于跨平台的代码移植等等,因此C 语言编程在单片机系统设计中已得到越来越广泛的运用。针对PIC 单片机的软件开发,同样可以用C 语言实现。但在单片机上用C 语言写程序和在PC 机上写程 ...
https://www.eeworm.com/dl/502/31632.html
下载: 130
查看: 1142

教程资料 一种在FPGA上实现的FIR滤波器的资源优化算法

在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结 ...
https://www.eeworm.com/dl/fpga/doc/32063.html
下载: 155
查看: 1074

教程资料 基于FPGA的数字稳定校正单元的实现

  为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
https://www.eeworm.com/dl/fpga/doc/32474.html
下载: 185
查看: 1052

教程资料 如何在STM32上得到高精度的ADC

如何在STM32上得到高精度的ADC
https://www.eeworm.com/dl/fpga/doc/32499.html
下载: 186
查看: 1110

教程资料 WP245 - 使用Virtex-5系列FPGA获得更高系统性能

Virtex™-5 器件包括基于第二代高级硅片组合模块 (ASMBL™) 列架构的多平台 FPGA 系列。集成了为获得最佳性能、更高集成度和更低功耗设计的若干新型架构元件,Virtex-5 器件达到了比以往更高的系统性能水平。
https://www.eeworm.com/dl/fpga/doc/32578.html
下载: 77
查看: 1086

教程资料 WP280 - 利用FPGA技术解决高端网络设备实现中的难题

  本白皮书分析了业界对更高速率接口(尤其是100 GbE)的迫切需求、向平台添加 100 GbE 时系统架构师所面临的重大风险和问题,并评介几种实现方案,这些方案显示出 FPGA 在解决这些难题方面具有何等独特的地位。
https://www.eeworm.com/dl/fpga/doc/32615.html
下载: 137
查看: 1057

教程资料 WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案

WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs
https://www.eeworm.com/dl/fpga/doc/32625.html
下载: 109
查看: 1065

教程资料 基于FPGA的时钟跟踪环路的设计

提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
https://www.eeworm.com/dl/fpga/doc/32648.html
下载: 85
查看: 1065

教程资料 基于FPGA的恒温晶振频率校准系统的设计

为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进 ...
https://www.eeworm.com/dl/fpga/doc/32654.html
下载: 134
查看: 1068