搜索结果
找到约 53,574 项符合
高效能设计 的查询结果
DSP编程 介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。 采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。
采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统
扩展及重构的特点。 ...
DSP编程 介绍了被动雷达探测系统测向方法,提出了被动测向系统信号处理器的设计方法. 采用DSP(数字 信号处理器) + FPGA(现场可编程门阵列) 结构,使得系统的处理速度大大提高,而且集成度高、可靠性好、
介绍了被动雷达探测系统测向方法,提出了被动测向系统信号处理器的设计方法. 采用DSP(数字
信号处理器) + FPGA(现场可编程门阵列) 结构,使得系统的处理速度大大提高,而且集成度高、可靠性好、使
用灵活,具有很强的应用价值和参考价值. ...
VC书籍 林锐的高质量C++/C程序设计
林锐的高质量C++/C程序设计,难得的学习C++的好书。
VC书籍 这是一篇被SCI所收录了的基于Sobel细化算法的螺纹边缘检测的博士论文,对于工程设计和学习都具有极高的参考学习价值
这是一篇被SCI所收录了的基于Sobel细化算法的螺纹边缘检测的博士论文,对于工程设计和学习都具有极高的参考学习价值
VHDL/FPGA/Verilog 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单 ...
通讯/手机编程 设计了一个高通滤波器
设计了一个高通滤波器,并配音加噪声后用该滤波器滤除,PPT中包含程序和高通IIR滤波器设计的原理
通讯/手机编程 在高斯白噪声信道中的UWB编码解码程序设计
在高斯白噪声信道中的UWB编码解码程序设计,程序包括噪声头文件和主程序
单片机开发 AD高精度采集校正设计 提出了一种高精度数模转换软件校正算法,用以消除运放放大器、比例电阻、AD转换器、印制电路板等物理上带来的误差
AD高精度采集校正设计
提出了一种高精度数模转换软件校正算法,用以消除运放放大器、比例电阻、AD转换器、印制电路板等物理上带来的误差,我们已成功应用于数字电压表、数字电流表、数字欧姆表、数字程控电源等项目上,实践证明该算法应用于各种AD高精度转换的校正,消除物理上带来的误差 ...
通讯编程文档 MF RC500-高集成ISO14443A 读卡芯片,该文档讲述了MF RC500 的功能包括功能及电气规格并给出了如何从系统和硬件的角度使用该芯片进行设计的细节
MF RC500-高集成ISO14443A 读卡芯片,该文档讲述了MF RC500 的功能包括功能及电气规格并给出了如何从系统和硬件的角度使用该芯片进行设计的细节
邮电通讯系统 控制程序,可以作界面设计,这是质量高而且本站没有的源码。
控制程序,可以作界面设计,这是质量高而且本站没有的源码。