搜索结果

找到约 48,030 项符合 频率计设计 的查询结果

可编程逻辑 基于FPGA的恒温晶振频率校准系统的设计

为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进 ...
https://www.eeworm.com/dl/kbcluoji/40235.html
下载: 114
查看: 1064

测试测量 基于GPS的恒温晶振频率校准系统的设计与实现

针对目前广泛对高精度频率源的需求,利用FPGA设计一种恒温晶振频率校准系统。系统以GPS接收机提供的秒脉冲信号为基准源,通过结合高精度恒温晶振短期稳定度高与GPS长期稳定特性好、跟踪保持特性强的优点,设计数字锁相环调控恒温晶振的频率。详细阐述系统的设计原理及方法,测试结果表明,恒温晶振的频率可快速被校准到10 M ...
https://www.eeworm.com/dl/544/41506.html
下载: 110
查看: 1049

数值算法/人工智能 多抽样率频率抽样FIR 数字滤波器设计

多抽样率频率抽样FIR 数字滤波器设计
https://www.eeworm.com/dl/518/103339.html
下载: 141
查看: 1044

通讯/手机编程 用频率抽样法设计FIR滤波器。

用频率抽样法设计FIR滤波器。
https://www.eeworm.com/dl/527/111309.html
下载: 110
查看: 1059

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
https://www.eeworm.com/dl/663/131276.html
下载: 199
查看: 1281

书籍源码 这是我们做课程设计的时候频率发生器的一些程序模块,希望对大家有用

这是我们做课程设计的时候频率发生器的一些程序模块,希望对大家有用
https://www.eeworm.com/dl/532/136720.html
下载: 110
查看: 1038

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF ...
https://www.eeworm.com/dl/663/137276.html
下载: 122
查看: 1094

嵌入式/单片机编程 红外测温计 红外线测温   自动化设计 原理图采用OrCad软件或PowerPCB软件打开 很完美

红外测温计 红外线测温   自动化设计 原理图采用OrCad软件或PowerPCB软件打开 很完美
https://www.eeworm.com/dl/647/138845.html
下载: 49
查看: 1104

VHDL/FPGA/Verilog 软 件 设 计 者 必 看 UART 设计 参考

软 件 设 计 者 必 看 UART 设计 参考
https://www.eeworm.com/dl/663/139800.html
下载: 85
查看: 1101

VHDL/FPGA/Verilog 开发系统上采用的时钟信号的频率是20MHz

开发系统上采用的时钟信号的频率是20MHz,可分别设计计数器对其计数,包括计秒、分、小时、日、周、月以及年等。在每一级上显示输出,这样就构成了一个电子日历和时钟的模型。为了可以随意调整计数值,还应包含设定计数初值的电路 ...
https://www.eeworm.com/dl/663/139901.html
下载: 190
查看: 1086