搜索结果
找到约 48,030 项符合
频率计设计 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (56)
- 单片机开发 (39)
- 技术资料 (34)
- VIP专区 (23)
- 单片机编程 (19)
- 系统设计方案 (12)
- 学术论文 (9)
- 教程资料 (8)
- 汇编语言 (8)
- 其他 (7)
- 嵌入式/单片机编程 (7)
- 教程资料 (6)
- 其他书籍 (5)
- 文章/文档 (5)
- 可编程逻辑 (4)
- 微处理器开发 (3)
- 电子技术 (3)
- 技术书籍 (2)
- 其他嵌入式/单片机内容 (2)
- 电子书籍 (2)
- 应用设计 (2)
- 源码 (2)
- 单片机 (1)
- 实用电子技术 (1)
- VHDL/Verilog/EDA源码 (1)
- 汇编编程 (1)
- 设计相关 (1)
- 教程资料 (1)
- 测试测量 (1)
- DSP编程 (1)
- 文件格式 (1)
- 书籍源码 (1)
- 串口编程 (1)
- 数值算法/人工智能 (1)
- 教育系统应用 (1)
- 电子书籍 (1)
- 软件设计/软件工程 (1)
- 无线通信 (1)
- 手册 (1)
- 经验 (1)
教程资料 MAXPLUS_环境下的频率计设计及其完善
MAXPLUS_环境下的频率计设计及其完善
教程资料 基于FPGA简易数字频率计设计
基于FPGA简易数字频率计设计
可编程逻辑 基于FPGA简易数字频率计设计
基于FPGA简易数字频率计设计
单片机开发 一个简单的频率计设计的源程序
一个简单的频率计设计的源程序,没有附带文档,但是程序注释很详细,用的MCU是89C51
VHDL/FPGA/Verilog 基于FLEX10K的频率计设计
基于FLEX10K的频率计设计,采用分层设计,顶层文件为GDF,其余为VHDL代码,有一定的参考价值。
单片机开发 基于8051单片机的频率计设计(汇编源码)
基于8051单片机的频率计设计(汇编源码)
VHDL/FPGA/Verilog 8位十六进制频率计设计 根据频率的定义和频率测量的基本原理
8位十六进制频率计设计 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1s的输入信号脉冲计数允许信号;1s计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期做好准备。测频控制信号可由一个独立的发生器(FTCTRL)来产生。 ...
VHDL/FPGA/Verilog 四位十进制频率计设计 包含测频控制器(TESTCTL)
四位十进制频率计设计
包含测频控制器(TESTCTL),4位锁存器(REG4B),十进制计数器(CNT10)的原程序(vhd),波形文件(wmf ),包装后的元件(bsf)。顶层原理图文件(Block1.bdf)和波形。